- 1
- 0
- 约小于1千字
- 约 49页
- 2021-11-26 发布于广东
- 举报
第二章DSP的硬件结构;Introduction;DSP的硬件结构;Von Neuman结构与Harvard结构;Harvard结构;流水操作(pipeline);独立的硬件乘法器;独立的DMA总线和控制器;CPU;TMS320C2xx的CPU(部分);2021/6/30;移位;溢出;数据地址发生器(DAG);外设(peripherals);TMS320C2xx的片内存储器及总线;TMS320C54x的硬件结构;TMS320C54x的CPU;TMS320C54x的总线结构 ;ALU;Arithmetic Logic Unit (ALU);Multiplier/Adder;桶形移位寄存器;Compare, Select, and Store Unit (CSSU);指数编码器;CPU状态和控制寄存器;状态寄存器0(ST0);状态寄存器1 (ST1);工作方式状态寄存器PMST;TMS320C54x的片内外设;TMS320C54x的存储器;TMS320C54x的存储器分配; TMS320C54x的存储器分配;TMS320C54x的存储器分配;TMS320C54x的存储器分配;TMS320C549存储器空间分配图;2021/6/30;NC
NC
HCNTL0
VSS
BCCLKR0;2021/6/30;2021/6/30;2021/6/30;2021/6/30;2021/6/30;ADSP2100;MOTOROLA DSP56002;Lucent DSP1628;Lucent DSP1600 core;DSP的发展;问题解答?
原创力文档

文档评论(0)