- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE 1
PAGE 1
可编程逻辑在数字信号处理系统中的应用
1、引言 随着半导体技术的发展,可编程规律器件在结构、工艺、集成度、功能、速度和敏捷性等方面有了很大的改进和提高,从而为高效率、高质量、敏捷地设计数字系统供应了牢靠性。CPLD或FPGA技术的出现,为DSP系统的设计又供应了一种崭新的方法。利用CPLD或FPGA设计的DSP系统具有良好的敏捷性和极强的实时性。同时,其价格又可以被大众接受。由于乘法器在数字信号处理系统中具有广泛的应用,所以本文以乘法器的处理系统中具有广泛的应用,所以本文以乘法器的设计为例,来说明采用可编程规律器件设计数字系统的方法。假如想使系统具有较快的工作速度,可以采用组合规律电路构成的乘法器,但是,这样的乘法器需占用大量的硬件资源,因而很难实现宽位乘法器功能。本文这种用于序规律电路构成的乘法器,既节约了芯片资源,又能满意工作速度及原理的要求,因而具有一定的实用价值。 2、系统构成 该乘法器通过逐项移位相加来实现乘法功能。它从被乘数的最低开始,若为1,则乘数左移后再与上一次的和相加;若为0,左移后与0相加,直到移到被乘数的最高位。图1是该乘法器的系统组成框图。该掌握模块的STAR输入有两个功能:第一个功能是将16位移位寄存器清零和被乘数A向8位移位寄存器加载;第二个功能为输入乘法使能信号。乘法时钟信号从CLK输入,当被乘数加载于8位移位寄存器后,它由低位到高位逐位移出,当QB=1时,选通模块打开,8位乘数B被送入加法器,并与上一次锁存在16位锁存器中的高8位相加,其和在下一个时钟上升沿被锁存到锁存器内;当QB=0时,选通模块输出为全0。如此循环8个时钟脉冲后,由掌握模块掌握的乘法运算过程自动中止。该乘法器的核心元件是8位加法器,其运算速度取决于时钟频率。 图1乘法器的系统组成框图(8×8位) 3、加法器的实现 加法器的设计需要考虑资源利用率和进位速度这两个相互矛盾的问题,通常取两个问题的折衷。多位加法器的构成有并行进位和串行进位两方式,前者运算速度快,但需占用较多的硬件资源,而且随着位数的增加,相同位数的并行加法器和串行加法器的硬件资源占用差距快速增大。实践证明,4位二进制并行加法器和串行加法器占用的资源几乎相同,因此,由4位二进制并行加法器级联来构成多位加法器是较好的折衷选择。以下为由两个4位二进制并行加法器级联构成8位二进制加法器的VHDL程序: LIBRARYIEEE; USEIEEE.STD_LOGIC_1164.ALL; USEIEEE.STD_LOGIC_UNSIGNED.ALL; ENTITYADDER8BIS PORT(CIN:INSTD_LOGIC; A:INSTD_LOGIC_VECTOR(7DOWNTO0); B:INSTD_LOGIC_VECTOR(7DOWNTO0); S:OUTSTD_LOGIC_VECTOR(7DOWNTO0); OUT:OUTSTD_LOGIC); ENDADDER8B; ARCHITECTUREstrucOFADDER8BIS COMPONENTADDER4B PORT(CIN4:INSTD_LOGIC; A4:INSTD_LOGIC_VECTOR(3DOWNTO0); B4:INSTD_LOGIC_VECTOR(3DOWNTO0); S4:OUTST_D_LOGIC_VECTOR(3DOWN-TO0); COUT4:OUTSTD_LOGIC); ENDCOMPONENT; SIGNALCARRY_OUT:STD_LOGIC; BEGIN U1:ADDER4B PORTMAP(CIN4=CIN,A4=A(3DOWNTO0),B4=B(3DOWNTO0),S4=S(3DOWNTO0),COUT4=CARRY_OUT); U2:ADDER4B PORTMAP(CIN4=CARRY_OUT,A4=A(7DOWNTO4),B4=B(7DOWNTO4),S4=S(7DOWNTO4),COUT4=COUT); ENDstruc; 在上面的VHDL描述中,ADDER4B是一个4位二进制加法器,其VHDL描述是: LIBRARYIEEE; USEIEEE.STD_LOGIC_1164.ALL; USEIEEE.STD_LOGIC_UNSIGNED.ALL; ENTITYADDER4BI
文档评论(0)