设计示例1存储器设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
设计示例1:存储器设计 1、存储器模块定义: 存储器用于存放CPU 运算的程序指令和数据等,采用单端口存储器设计,设计最大为 64 个存储单元,每个存储单元数据宽度为32bit 。下图为指令存储器的模块框图。 module ExtMem ExtMem_CS ExtMem_Dout ExtMem_Adr ExtMem_WR ExtMem_Din ExtMem_RD ExtMem_CLK 图1 模块框图 2、结构框图: 3、接口说明: 表1: 存储器接口信号说明表 序号 接口信号名称 方向(I/O ) 说明 备注 1 CLK I 存储器工作时钟,频率为50Mhz 2 CSn I 存储器片选信号,低有效 3 Addr [5:0] I 存储器地址线 最 64 个单元 4 WRn I 存储器写信号,低有效 5 RDn I 存储器读信号,低有效 6 Din [31:0] I 存储器输入数据线 7 Dout [31:0] O 存储器输出数据线 8 Vcc 电源 9 Gnd 地线 4 、时序说明: ExtMem_CLK ExtMem_CS ExtMem_WR ExtMem_RD ExtMem_Adr Valid ExtMem_Din Valid 图2 存储器接口读时序框图 ExtMem_CLK ExtMem_CS ExtMem_WR ExtMem_RD ExtMem_Adr Valid ExtMem_Dout Valid 图3 存储器接口写时序框图 ExtMem_CLK ExtMem_CS ExtMem_WR ExtMem_RD ExtMem_Adr Valid Valid ExtMem_Din Valid ExtMem_Dout Valid 图4 存储器接口读写时序框图 5

文档评论(0)

laoliuge + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档