《物联网硬件设计与实践》课程教学大纲(本科).docVIP

《物联网硬件设计与实践》课程教学大纲(本科).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
物联网硬件设计与实践 (Design and Practice of Hardware of Internet of Things) 课程代码:学 分: 1.0 学 时: 32 (其中:讲课学时:0 实验学时:32 上机学时:0) 先修课程:物联网工程概论、通信电路基础、物联网硬件基础 适用专业:物联网工程 开课学院:计算机科学与通信工程学院 一、课程性质与课程目标 (一)课程性质 配合《物联网硬件基础》课程的教学内容,通过实验让学生了解和熟悉数字电路的逻辑设计方法和计算机各个功能单元的原理和设计技术,巩固课堂教学的理论知识,使物联网专业学生具备逻辑和计算机电路的基本设计能力。 (二)课程目标 课程目标1:掌握可编程逻辑器件开发设计和验证的方法和流程; 课程目标2:掌握硬件描述语言设计和描述数字系统的方法; 课程目标3:掌握计算机系统的逻辑设计方法; 课程目标4:初步具备逻辑电路和系统需求分析和设计的能力; 课程目标5:使学生具有撰写设计分析报告的能力; (三)课程目标与专业毕业要求指标点的对应关系 本课程支撑专业培养计划中毕业要求指标点10.3、11.1。 1.毕业要求10.3:能够就物联网领域复杂工程问题,运用恰当专业术语与他人进行有效交流和沟通。 2.毕业要求11.1:理解物联网工程活动中涉及的重要经济与管理因素,并能应用于物联网工程问题的表述中。 课程目标 毕业要求指标点 课程 目标1 课程 目标2 课程 目标3 课程 目标4 课程 目标5 毕业要求10.3 √ √ √ √ √ 毕业要求11.1 √ √ √ 二.本课程开设的实验项目 编号 实验项目名称 学时 类型 要求 支撑的课程目标 1 全加器设计和验证 4 综合 必做 目标1、4、5 2 七段码显示译码器的设计 4 设计 必做 目标1、2、4、5 3 同步十进制加法计数器的设计 4 设计 必做 目标1、2、4、5 4 交通灯控制器的设计 4 设计 必做 目标1、2、4、5 5 数据通路实验 4 验证 必做 目标1、2、3、4、5 6 指令系统实验 4 设计 必做 目标1、3、5 7 硬连线控制器实验 4 设计 必做 目标1、2、3、4、5 8 微程序控制器实验 4 设计 必做 目标1、2、3、4、5 实验1全加器的设计与验证 1、实验目的 掌握用原理图设计组合逻辑电路的方法; 进一步加深对半加器、全加器的逻辑功能的理解。 2、实验主要内容 根据半加器、全加器的真值表,求出输出函数; 在设计软件中将输出函数转换为电路原理图; 分配引脚、编译设计、下载到数字系统实验箱的FPGA芯片中验证逻辑功能。 3、设备要求 PC机一台; 安装好Quartus II软件。 实验2七段码显示译码器的设计 1、实验目的 了解数码管的工作原理; 学习七段数码管显示译码器的设计。 2、实验主要内容 预习动态数码管显示的相关内容,根据实验内容,写出设计方案; 使用Verilog HDL语言完成代码的设计; 使用四个开关作为四位二进制的输入,选择数字信号源模块的时钟频率,下载电路到实验开发系统验证结果; 理解动态扫描的原理,改变扫描时钟频率会有什么变化,总结动态扫描的频率达到多少时会有稳定的输出。 3、设备要求 PC机一台; 安装好Quartus II软件。 实验3同步十进制加法计数器的设计 1、实验目的 学会使用Verilog HDL语言设计时序电路; 用Verilog HDL语言设计同步十进制加法计数器功能模块。 2、实验主要内容 用Verilog HDL设计一个具有复位、使能功能的同步十进制加法计数器; 通过仿真验证结果正确性; 并以原理图设计方法调用所设计的计数器模块、显示输出模块,画出完整的计数器电路。 3、设备要求 PC机一台; 安装好Quartus II软件。 实验4交通灯控制器的设计 1、实验目的 学会使用Verilog HDL语言设计时序电路; 用Verilog HDL语言设计描述电路的顶层模块。 2、实验主要内容 用Verilog HDL设计一个具有复位、使能功能的交通灯控制器; 以Verilog HDL语言描述调用所用到的计数器模块、时间显示模块,画出完整的计数器电路; 在实验箱上验证电路的功能。 3、设备要求 PC机一台; 安装好Quartus II软件。 实验5 数据通路实验 1、实验目的 掌握数据通路的设计和HDL描述方法; 了解处理器数据通路的数据流; 通过控制信号观察Simplest CPU的数据流动。 2、实验主要内容 将数据通路的设计补充完整; 分配引脚、编译设计、下载数据通路到实验箱FPGA芯片; 运行PC端控制软件,与芯片中的数据

文档评论(0)

161730 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档