组合逻辑电路分析和相关设计.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
组合逻辑电路分析和相关设计;3.1 组合逻辑电路的分析方法和设计方法;二、组合逻辑电路的分析方法;解:(1)由逻辑图逐级写出表达式(借助中间变量P)。;三、 组合逻辑电路的设计方法;得最简与—或表达式:;例、在举重比赛中,有俩名副裁判,一名主裁判。当两名以上裁判(必须包括主裁判在内)认为运动员上举杠铃合格,按动电钮,裁决合格信号灯亮,试用与非门设计该电路。 解:设主裁判为变量A,副裁判分别为B和C;按电钮为1,不按为0。表示成功与否的灯为Y,合格为1,否则为0。 (1)??据逻辑要求列出真值表。;真 值 表;(2)由真值表写出表达式: ;;例:设计一个楼上、楼下开关的控制逻辑电路来控制楼梯上的路灯,使之在上楼前,用楼下开关打开电灯,上楼后,用楼上开关关灭电灯;或者在下楼前,用楼上开关打开电灯,下楼后,用楼下开关关灭电灯。 解: 设楼上开关为A,楼下开关为B,灯泡为Y。并设A、B闭合时为1,断开时为0;灯亮时Y为1,灯灭时Y为0。 ;(3)变换: ;3.2 编码器; 常见的编码器有8线-3线(有8个输入端,3个输出端),16线—4线(16个输入端,4个输出端)等等。 例1:设计一个8线-3线的编码器 解: (1)确定输入输出变量个数:由题意知输入为I0~I88个,输出为A1、A2 、A3。 (2)编码表见下表:(输入为高电平有效);组合逻辑电路分析和相关设计;;组合逻辑电路分析和相关设计;二. 二进制编码器(以二-十进制编码器为例);例2:设计一个8421 BCD码编码器 解: 输入信号I0~I9代表0~9共10个十进制信号,输出信号为Y0~Y3相应二进制代码. 列编码表;组合逻辑电路分析和相关设计;组合逻辑电路分析和相关设计;组合逻辑电路分析和相关设计;三、优先编码器:是指当多个输入同时有信号时,电路只对其中优先级别最高的信号进行编码。 例 3 室有三种 , 按由高到低优先级排序依次是火警 ,急救 ,工作 ,要求 编码依次为00、01、10。试设计 编码控制电路。 ;(2) 列真值表: 真值表如表3所示。 ; (3) 写逻辑表达式 ;在优先编码器中优先级别高的信号排斥级别低的,即具有单方面排斥的特性。;;优先编码器74LS148的应用  74LS148编码器的应用是非常广泛的。 例如,常用计算机键盘,其内部就是一个字符编码器。它将键盘上的大、小写英文字母和数字及符号还包括一些功能键(回车、空格)等编成一系列的七位二进制数码,送到计算机的中央处理单元CPU,然后再进行处理、存储、输出到显示器或打印机上。 还可以用74LS148编码器监控炉罐的温度,若其中任何一个炉温超过标准温度或低于标准温度, 则检测传感器输出一个0电平到74LS148编码器的输入端, 编码器编码后输出三位二进制代码到微处理器进行控制。;3.3 译码器;二.变量译码器-译出输入变量的状态。;例:用与非门设计3线—8线译码器 ;(2)写出各输出函数表达式: ;(3)画出逻辑电路图: ;2、集成译码器;功能表如下: ;(2)集成8421 BCD码译码器74LS42 ;组合逻辑电路分析和相关设计;功 能 表;3、变量译码器的应用;解: ;;(2)译码器的扩展; 当A=0时,低位片74LS138(1)工作,对输入A3、A2、A1、A0进行译码,还原出Y0~Y7,则高位禁止工作; 当A=1时,高位片74LS138(2)工作,还原出Y8~Y15,而低位片禁止工作。;三、显示译码器: ;;图 3 七段数字显示器发光段组合图 ;2.七段显示译码器74LS48;74LS48显示译码器的功能表 ; 为试灯输入: 当 =0时,/ =1时,若七段均完好,显示字形是“8”,该输入端常用于检查74LS48显示器的好坏; 当 =1时,译码器方可进行译码显示。 用来动态灭零,当 = 1时, 且 =0, 输入A3A2A1A0=0000时,则/ =0使数字符的各段熄灭; / 为灭灯输入/灭灯输出,当 =0时不管输入如何, 数码管不显示数字; 为控制低位灭零信号,当=1时, 说明本位处于显示状态;若 =0, 且低位为零, 则低位零被熄灭。;算术运算电路;列出半加器的真值表: ;画出逻辑电路图。 ;如果想用与非门组成半加器,则将上式用代数法变换成与非形式: ;2.全加器——能同时进行本位数和相邻低位的进位信号的加法运算 ;组合逻辑电路分析和相关设计;;根据逻辑表达式画出全加器的逻辑电路图: ;二、多位数加法器;由图可以看出多位加法器是将低位全加器的进位输出CO接到高位的进位输入CI.因此,任一位的加法运算必须在低一位的运算完成之后才能进行,这种方式称为串行进位。这种加法器的

文档评论(0)

beautyeve + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档