静态随机存储器实验.pdf

精品 计算机科学与技术系 实 验 报 告 专业名称 软件工程 课程名称 计算机组成与结构 项目名称 静态随机存储器实验 班 级 精品 精品 学 号 姓 名 同组人员 无 实验日期 一、实验目的与要求 掌握静态随机存储器 RAM 工作特性及数据的读写方法 二、实验逻辑原理图与分析 2.1 实验逻辑原理图及分析 实验所用的静态存储器由一片 6116(2K ×8bit)构成(位于 MEM 单元) 。6116 有 三个控制线:CS(片选线) 、OE(读线) 、WE( 写线) ,当片选有效(CS=0)时,OE=0 时进行读操作,WE=0 时进行写操作,本实验将 CS 常接地线。 由于存储器(MEM)最终是要挂接到 CPU 上,所以其还需要一个读写控制逻辑, 使得 CPU 能控制 MEM 的读写,实验中的读写控制逻辑如下图所示,由于 T3 的 参与,可以保证 MEM 的写脉宽与 T3 一致,T3 由时序单元的 TS3 给出。IOM 用 来选择是对 I/O 还是对 MEM 进行读写操作,RD=1 时为读,WR=1 时为写。 精品 精品 RD XMRD T3 XMWR WE XIOW XIOR IOM 读写控制逻辑 实验原理图如下如所示,存储器数据线接至数据总线,数据总线上接有 8 个LED灯显示D7…D0的内容。地址线接至地址总线,地址总线上接有 8个LED 灯显示A7…A0 的内容,地址由地址锁存器(74LS273,位于PCAR单元)给出。数 据开关(位于 IN 单元)经一个三态门(74LS245)连至数据总线,分时给出地址和数 据。地址寄存器为8位,接入6116的地址A7…A0,6116的高三位地址A10…A8 接地,所以其实际容量为256字节。 实验箱中所有单元的时序都连接至操作台单元,CLR都连接至CON单元的 CLR按钮。试验时T3 由时序单元给出,其余信号由CON单元的二进制开关模 拟给出,其中IOM应为低(即MEM操作),RD、WR高有效,MR和MW低有效, LDAR高有效。 精品 精品 三、 数据通路图及分析 (画出数据通路图并作出分析) 分析:如果是实验箱和 PC 联机操作,则可通过软件中的数据通路图来观测 实验结果,方法是:打开软件,选择联机软件的“实验——存储器实验”,打开 存储器实验的数据通路图(如下图所示)。进行手动操作输入数据,每按动一次 ST 按钮,数据通路图会有数据流动,反映当前存储器所作的操作(即使是对存 储器进行读,也应按动一次 ST 按钮,数据通路图才会有数据流动),或在软件中 选择“调试——单周期”,其作用相当于将时序单元的状态开关置为‘单步’档 后按动了一次 ST 按钮,数据通路图也会反

文档评论(0)

1亿VIP精品文档

相关文档