实验7-74ls90任意进制计数器.pptxVIP

  • 120
  • 0
  • 约1.78千字
  • 约 15页
  • 2023-06-08 发布于江苏
  • 举报
数字电子技术实验(实验7)数字电子技术实验上海理工大学电工电子实验中心实验七 任意进制计数器一 实验目的1.了解中规模集成电路的逻辑功能和各控制端的作用。2.熟悉集成计数器74LS90的级联扩展。3.掌握用集成计数器74LS90实现任意进制计数的方法。 二 预习要求1.查找手册,熟悉74LS90的管脚排列及逻辑功能。2.掌握用反馈归零法设计任意进制计数器的方法。3.思考题:(1)欲构成二进制计数器,计数脉冲接至哪一个CP端?(2)欲构成五进制计数器,计数脉冲接至哪一个CP端?(3)欲构成二-五-十进制(8421码十进制)计数器,CP0、CP1如何连接?三 实验内容与实验原理1.集成计数器74LS90功能介绍集成计数器74LS90的逻辑图1. 二进制3. 十进制时钟输出CP0 五进制时钟输出CP1Q3Q2Q1000010012010301141005000集成计数器74LS90的逻辑功能计数输出端置9输入端清零输入端集成计数器74LS90的引脚图 二进制时钟信号 五进制时钟信号2.用74LS90实现任意模(M)的计数器反馈归零法(复位法)设计任意进制计数器的思路:(1) 10以内的M进制(2) 10到100以内的M进制 a.由两片(个位和十位)74LS90扩展构成100进制; 扩展连接方法:两芯片均连接成十进制,时钟脉冲从个位CP0 进,个位的Q3与十位芯片

文档评论(0)

1亿VIP精品文档

相关文档