北京工业大学《微机原理与接口技术》课件-第2章微型计算机概述.pptVIP

北京工业大学《微机原理与接口技术》课件-第2章微型计算机概述.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
大学,本科,专科,硕士,笔记,课件,期中试卷答案,期末试卷答案,教材答案,知识点,经济法,材料科学基础,材料力学,电路,电子技术基础,高频电子线路,宏观经济学,模拟电路基础,模拟电子技术,数字电路,数字电子技术,数字信号处理,通信原理,信号与系统,化工原理,机械设计基础,机械原理,机械制图,微机原理与接口技术,C++程序设计,JAVA技术与应用,MATLAB基础与应用,计算机网络,计算机组成原理,软件工程数据结构,工程力学,工程热力学,结构力学,力学,流体力学,水力学,工程测量,工程经济学,工

图2.8 各段寄存器的使用情况 2.2.2 8088CPU引线及其功能 8088CPU是一块具有40条引出线的集成电路芯片,其各引出线的定义如图2.3所示。为了减少芯片的引线,有许多引线具有双重定义和功能,采用分时复用方式工作,即在不同时刻,这些引线上的信号是不相同的。 8086(8088)CPU上有 输出引线,用以决定CPU工作在那种工作模式下。 最小模式下时,构成的微型机中只包括一个8086CPU,系统总线由CPU的引线构成,所用芯片少。 最大模式下时,构成的微型计算机中除了有8086CPU外,还可以接另外的CPU(如8087、8089等),构成多微处理器系统。系统总线由8086CPU的引线和总线控制器8288共同形成。 图2.3 8088处理器芯片引线图 40引脚,DIP封装 信号的有效电平 指控制引脚使用有效时的逻辑电平。低电平有效的引脚名字上面加有一条横线,引脚名字上无横线者为高电平有效。 另有一些引脚信号编码使用,即高、低电平均有效,分别表示不同的状态或数值。 还有些引脚信号为边沿有效,即信号仅在上升(或下降)沿有效。 引脚的复用 在芯片的设计中,有时为了以少量引脚提供更多的功能,会采用引脚复用的做法。如8086CPU中就采用地址、数据线分时复用的方法,即当引脚上出现有效信号时,前一时刻总线上出现地址,后一时刻,其上传输的是数据。 三态能力 “三态”能力是指有些引脚除了能正常输出或输入高、低电平外,还能输出高阻状态。当它输出高阻状态时,表示芯片实际上已放弃了对该引脚的控制,使之“浮空”。这样,与总线相连接的其它设备就可以获得对总线的控制权,系统转为接受总线的设备控制下工作。 8086的引脚 每个引脚只传送一种信息( 等); 引脚电平的高低表示不同的信号( 等); CPU工作于不同方式有不同的名称和定义( 等); 分时复用引脚(AD15-AD0等); 引脚的输入和输出分别传送不同的信息( 等)。 1. 最小模式下的引线 在最小模式下,8088CPU的引线如图2.3所示(不包括括号内的信号)。它们是: A16~A19/S3~S6:这是4条时间复用、三态输出的引线。表示状态时S6始终为低,S5指示状态寄存器中的中断允许标志的状态。? 表2.1 S4,S3的状态编码 S4 S3 所代表段寄存器 0 0 数据段寄存器 0 1 堆栈段寄存器 1 0 代码段寄存器或不使用 1 1 附加段寄存器 A8~A15:它们是三态输出引线。在CPU寻址内存或接口时,由这些引线送出地址A8~A15。在某种特殊情况下,这些引线也可以处于高阻状态。 AD0~AD7:它们是地址、数据分时复用的输入输出信号线。其信号是经三态门输出的。 :它是CPU的输出(三态)控制信号,用来区分当前操作是访问存贮器还是访问I/O端口。 :它是CPU的输出控制信号(三态)。该引脚输出为低电平时,表示CPU正处于写存贮器或写I/O端口的状态。 :它是读选通输出信号(三态),低电平有效。 :该引脚是CPU的输出控制信号(三态),用于确定数据传送的方向。 :这是CPU经三态门输出的控制信号(数据有效) 。 ALE:三态输出控制信号,高电平有效(地址有效-锁存)。 READY:它是准备就绪输入信号,高电平有效。 INTR:它是可屏蔽中断请求输入信号,高电平有效。 :它是CPU输出的中断响应信号,是CPU对外部输入的INTR中断请求信号的响应。 NMI:它是非屏蔽中断输入信号,边沿触发,正跳变有效。 RESET:它是CPU的复位输入信号,高电平有效。 :它是可用WAIT指令对该引脚进行测试的输入信号

您可能关注的文档

文档评论(0)

翰林大当家 + 关注
实名认证
服务提供商

文案个性定制,计划书、方案、策划书专业撰写。

1亿VIP精品文档

相关文档