- 2
- 0
- 约小于1千字
- 约 11页
- 2023-08-05 发布于广东
- 举报
第一页,共十一页,2022年,8月28日 一、实验目的 (1)掌握中规模集成计数器的使用方法及功能测试方法。 (2)运用集成计数器构成任意进制计数器。 第二页,共十一页,2022年,8月28日 二、实验设备与器件 1、+5V直流电源; 2、双踪示波器; 3、连续脉冲源; 4、单次脉冲源; 5、逻辑电平开关; 6、0一1指示器; 7、译码显示器; 8、74LS90×2、74LS00和74LS20。 第三页,共十一页,2022年,8月28日 1、测试74LS90十进制计数器的逻辑功能 74LS90是TTL系列的十进制计数器,其内部由四个主从触发器和一些附加门电路组成,以提供一个2分频计数器和一个三级的二进制计数器。此芯片有门控复零输入端及还有门控置9输入端。为了使用其最大计数长度,须将输出端Q0连到B输入端。计数输入脉冲加到输入端A上,则输出为BCD计数,见功能表1。若把Q3连接到输入端A上,输出则为二五混合进制。见表2。这时输入脉冲加在B端,在Q0的输出上可以得到一个十分频的方波。 三、实验内容 第四页,共十一页,2022年,8月28日 74LS90内部结构 第五页,共十一页,2022年,8月28日 74LS90引脚图与功能表 验证74LS90功能表 清零 置9 空脚 第六页,共十一页,2022年,8月28日 2、用两片74LS90组成两位十进制加法计数器,输入1Hz连续计数脉冲,进行由00—99累加计数。 输出端接发光二极管(译码器的A.B.C.D) A B C D A B C D 第七页,共十一页,2022年,8月28日 3、设计一个数字钟秒位6进制计数器并进行实验。 译码器输入端 D C B A 与门(反馈归零法取0110) 第八页,共十一页,2022年,8月28日
原创力文档

文档评论(0)