数字时钟设计报告-同济大学.docVIP

数字时钟设计报告-同济大学.doc

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子钟 PAGE PAGE 1 设计报告内容: 1/系统的设计任务 2/设计方案 3/方案中各部分单元的设计、参数计算和器件选择 4/画出符合设计要求的完整系统电路图。 5/打印并在规定时间内上交设计报告(准备进行答辩,并在计算机中演示设计程序) 设计题目 数字电子钟 1、设计任务: 必备功能: 1. 设计一个高精度、高稳定度的时钟信号源。 2. 用秒脉冲作信号源,构成数字钟,显示秒、分、时。 3. 具有对时功能,即时间可以快速预置。 附加功能: 具有整点提示功能,即每到整点发出蜂鸣声。 2、供选方案: 1)时钟信号源的实现: 时钟信号源是时钟类项目的心脏,他的精确度直接影响到整个项目的性能。 方案A 用石英晶振电路 晶振是石英振荡器的简称,英文名Crystal,是一种机电器件,是用电损耗很小的石英晶体经精密切割磨削并镀上电极焊上引线做成。它是时钟电路中最重要的部件,它的作用是向电子电路各部分提供基准频率。 选择晶振的主要性能指标有:调整频差、温度频差或总频差、谐振电阻或负载谐振电阻,还有机械性能等。 除了石英晶体外,晶振器电路还需要配置适当的电阻和晶振负载电容。和晶振串联电阻的作用是防止晶振过分驱动,过分驱动会逐渐损耗晶振的接触电镀,引起频率上升,使晶振失效。与晶振并联电阻是反馈电阻,保证反相器工作在适当工作区,如果去掉会产生停振。晶振负载电容能使芯片更容易起振,振荡更稳定。其电容值一般在20pf,30pf,50pf,100pf中选择。 方案B 555多谐振荡器 网上查阅的555多谐振荡器电路: 优点是起振容易,振荡周期调节范围广,缺点是频率稳定性差,精度低,所以在本试验中不宜使用。 2)分频器的实现 方案A 采用专用分频器 如二分频,六分频,十二分频,1/60分频器,常用集成电路有74LS92,74LS56,74LS57等。 方案B 用各种进制计数器构成分频器 用异步十进制计数器74LS90,同步十进制计数器74LS290,双时钟同步加减计数器74LS192都可以很容易构成十进制,十二进制,二十四进制,六十进制分频器。另外,在对时钟进行分频时,CD4020,CD4040,CD4060也都能实现各种级数的二进制分频器。 方案C 用脉冲分配器 如CD4017,CD4022.除此以外还可采用带有7段译码器的十进制计数器,连接LED时可以不再需要外加译码,如CD4026,CD4033. 3)时分秒功能实现 方案A 六十进制计数器 此方案专供分秒部分计数使用,以秒计数为例。使用74LS290集成电路作为十进制计数器,充当秒个位计数器,而将该74LS290改装成六进制计数器,作为秒十位计数器。满60自动清零,再向分计数器个位发出一个时钟脉冲信号。 方案B 24进制计数器 此方案专供时部分计数使用。使用两片74LS290集成电路制成两个十进制计数器,通过清零法改装成24进制计数器。 4)译码显示器 方案A 带译码器的LED数码显示管 此显示管可接受4输入8421BCD编码,因其内部有译码器,所以尤为方便。 方案B 译码芯片+LED数码显示管 可采用74LS47,74LS48,CD4511等集成电路将BCD码译成段码发送给8段发光二极管数码管,当然要选择相配的共阴极或共阳极译码驱动器。 5)对时对分功能 “对时”即快速预置一般是针对“分、时”等操作,其实现方法可以是将秒信号直接加到“分、时”计数器上,因此对时分电路其实是一个数字信号的转换开关。 方案A 简单的手动开关电路 如图(a)所示,正常工作时,S指向A,需要对时,只需按下S,使其指向B即可。这种电路简单,但是开关的通断产生随机的机械抖动信号,使对时控制不易。 方案B 可调电位器 如图(b)所示,用三个与非和一个可调电位实现信号的转换,当正常工作时,电位器动滑头指向B,这时CP=Co’;当需要对时,动滑头指向A,此时CP等于秒脉冲信号两个电容可以滤去滑动中产生的干扰信号. 方案C 三个与非门和基本RS触发器 基本RS触发器可以完全消除开关的机械抖动,是最佳的一种对时对分电路,比较复杂. 6)整点报时功能 方案 使用蜂鸣器报时 将分计数器满60输出给时个位计数器的脉冲信号引入蜂鸣器电路,使其发出警报声。 3、方案的选择和器件参数的计算: 1)时钟信号源 由于本实验要求设计一个高精度、高稳定度的时钟信号源,所以方案B的555多谐振荡器可以基本排除。 对于方案A,经过查找资料和在网上搜索,确定采用20pf的负载电容,与晶振串联电阻为150Kohm,并联电阻为20Mohm.至于晶振频率,通常有两种意见,一种是采用11MHz,一种是32768Hz.由于要产生标准秒脉冲信号,且易于分频成秒信号,所以最终采用后者。 不过在调试过程中为了操作简便可行,基本将clock或fun

您可能关注的文档

文档评论(0)

132****1393 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档