数字电子技术练习题及答案7页.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、填空题 数字电子技术练习题及答案 1、(238) =() =(EE) 。(110110.01) =(36.4) =(54.25) 。 10 2 16 2 16 10 2、德?摩根定理表示为 A ? B =( A ? B ), A ? B =( A ? B )。 3、数字信号只有(两)种取值,分别表示为(0)和(1)。 4 、 异或门电路的表达式是 ( A ? B ? AB ? AB ) ; 同或门的表达式是( A⊙ B ? AB ? A ? B )。 5、组成逻辑函数的基本单元是(最小项)。 6、与最小项 ABC 相邻的最小项有( ABC )、( AB ? C )和(ABC )。 7、基本逻辑门有(与门)、(或门)和(非门)三种。复合门有(与非门)、 (或非门)、(与或非门)和(异或门)等。 8、 9、 10、最简与或式的定义是乘积项的(个数最少),每个乘积项中相乘的(变量个数也最少)的与或表达式。 11、在正逻辑的约定下,“1”表示(高电平),“0”表示(低电平)。在负逻辑的约定下,“1”表示(低电平),“0”表示(高电平)。 12、一般 TTL 门电路输出端(不能)直接相连,实现线与。(填写“能”或“不能”) 13、三态门的三种可能的输出状态是(高电平)、(低电平)和(高阻态)。 14、实现基本和常用逻辑运算的 (电子电路),称为逻辑门电路,简称门电路。 15、在 TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。 16、TTL 与非门的多余输入端不能接(低)电平。 17、 18、真值表是将输入逻辑变量的( 所有可能取值)与相应的( 输出变量函数值)排列在一起而组成的表格。 19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于( 该时刻各个输入变量的取值)。 20、用文字、符号或者数码表示特定对象的过程叫做( 编码)。把代码的特定含义翻译出来的过程叫(译码)。 在几个信号同时输入时,只对优先级别最高的进行编码叫做( 优先编码)。 21、两个 1 位二进制数相加,叫做(半加器)。两个同位的加数和来自低位的进位三者相加,叫做(全加器)。 22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。 23、半导体数码显示器的内部接法有两种形式:共(阳)极接法和共(阴)极接 -来源网络,仅供个人学习参考 - -来源网络,仅供个人学习参考 法。对于共阳接法的发光二极管数码显示器,应采用 (低)电平驱动的七段显示译码器。 24、能够将(1 个)输入数据,根据需要传送到(m 个)输出端的任意一个输出端的电路,叫做数据分配器。 25、在多路传输过程中,能够根据需要将( 其中任意一路挑选出来)的电路,叫做数据选择器,也称为多路选择器或多路开关。 26、触发器又称为双稳态电路,因为它具有(两个)稳定的状态。 27、根据逻辑功能不同,触发器可分为(RS 触发器)、(D 触发器)、(JK 触发器)、(T 触发器)和(T’触发器)等。根据逻辑结构不同,触发器可分为 (基本触发器)、(同步触发器)和(边沿触发器)等。 28、JK 触发器在 JK=00 时,具有(保持)功能,JK=11 时;具有(翻转) 功能;JK=01 时,具有(置 0)功能;JK=10 时,具有(置 1)功能。 29、JK 触发器具有(保持)、(置 0)、(置 1)和(翻转)的逻辑功能。D 触发器具有(置 0)和(置 1)的逻辑功能。RS 触发器具有(保持)、(置 0)和 (置 1)的逻辑功能。T 触发器具有(保持)和(翻转)的逻辑功能。T’触发器具有(翻转)的逻辑功能。 30、边沿触发器具有共同的动作特点,即触发器的次态仅取决于 CP 信号(上升沿或下降沿)到来时刻输入的逻辑状态,而在这时刻之前或之后,输入信号 的变化对触发器输出的状态没有影响。 31、基本RS 触发器的特性方程是( Qn?1 ? S ? RQn );其约束条件是( RS ? 0 )。 JK 触发器的特性方程是(Qn?1 ? JQn ? KQn );D 触发器的特性方程是(Qn?1 ? D ); T 触发器的特性方程是( Qn?1 ? TQn ? TQn );T’触发器的特性方程是( Qn?1 ? Qn )。 32、时序逻辑电路的逻辑功能的特点是任何时刻电路的稳定( 输出),不仅和(该时刻的输入信号)有关,而且还取决于(电路原来的状态)。 33、时序逻辑电路一定包含有作为存储单元的(触发器),时序电路中可以没有(组合)电路,但不能没有(触发器)。 34、时序逻辑电路的逻辑功能通常可用( 逻辑表达式)、(状态表)、(卡诺图)、(状态图)和(时序图)等方式描述。 35、时序逻辑电路按触发

文档评论(0)

hao187 + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体武汉豪锦宏商务信息咨询服务有限公司
IP属地上海
统一社会信用代码/组织机构代码
91420100MA4F3KHG8Q

1亿VIP精品文档

相关文档