- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
SPI接口是一种同步串行总线(SerialPeripheralInterface)。
四线SPI接口连线图:
CS为片选脚,用于选中从机。
SCLK为时钟脚,用于数据传输时提供时钟信号。
MOSI为主output,从input,即主机发送脚。对应从机的引脚为SDI。
MISO为主input,从output,机主机接收脚。对应从机的引脚为SDO。
上述SPI为标准SPI协议(StandardSPI)或单线SPI协议(SingleSPI),其中的单线是指该
SPI协议中使用单根数据线MOSI进行发送数据,单根数据线MISO进行接收数据。为了适
应更高速率的通讯需求,半导体厂商扩展SPI协议,主要发展出了Dual/Quad/OctalSPI协议,
加上标准SPI协议(SingleSPI),这四种协议的主要区别是数据线的数量及通讯方式,见下
表:
除了上述接法,SPI还支持半双工1bit模式:
SCLK:时钟线。
I/O:数据线,同一时刻要么主机发送,要么主机接收。
SS:片选脚。
DualSPI的2bit模式:
由于是半双工,同一时刻要么主机使用MOSI、MISO线,要么从机使用MOSI、MISO线。
QuadSPI(4线)模式
与DualSPI类似,也是针对SPIFlash,也是半双工,QuadSPIFlash增加了两根I/O线(SIO2,SIO3),
目的是SCLK一次触发传输4bit数据。
以AC63芯片SPI接口为例,进行代码分析:
根据SPI接口的时序要求,SPI接口可以通过软件实现,也可以通过硬件实现。这里仅分析
硬件实现方式。
查看数据手册可知,芯片最多支持三个SPI接口,SPI接口支持DMA发送、接收功能。
每个SPI接口引脚可以映射到不同的引脚,分别为不同的组,即组A、组B、组C、组D。
SPI硬件包含控制寄存器、波特率寄存器、buf缓冲区寄存器、DMA地址寄存器、DMA计数
寄存器。
寄存器结构体定义如下:
typedefstruct{
__RW__u32CON;
__WO__u32BAUD;
__RW__u32BUF;
__WO__u32ADR;
__WO__u32CNT;
}JL_SPI_TypeDef;
每个SPI接口寄存器基地址:
#defineJL_SPI0_BASE(ls_base+map_adr(0x1c,0x00))
#defineJL_SPI0((JL_SPI_TypeDef*)JL_SPI0_BASE)
#defineJL_SPI1_BASE(ls_base+map_adr(0x1d,0x00))
#defineJL_SPI1((JL_SPI_TypeDef*)JL_SPI1_BASE)
#defineJL_SPI2_BASE(ls_base+map_adr(0x1e,0x00))
#defineJL_SPI2((JL_SPI_TypeDef*)JL_SPI2_BASE)
现将三个SPI寄存器首地址定义在数组中:
staticJL_SPI_TypeDef*constspi_regs[SPI_MAX_HW_NUM]={
JL_SPI0,
JL_SPI1,
JL_SPI2,
};
通过SPI的编号就可以进行对应SPI寄存器的访问操作。
SPI编号的定义:
enum{
SPI0,//0
SPI1,
SPI2,
SPI_MAX_HW_NUM,//3
};
SPI引脚分组说明:
SPI0:A、B、C、D组,支持1bit、2bit、4bit位宽
SPI1:A、B组,支持1bit位宽
SPI2:A、B组,支持1bit位宽
可以看出,SPI接口最多支持4组映射。
#defineSPI_MAX_IO_GROUP4
SPIIO引脚结构体:
structspi_io{
u8cs_pin;//片选
u8di_pin;//输入
您可能关注的文档
最近下载
- 利用DEFORM-3D模拟镦粗锻造.doc VIP
- 08 威科夫进阶课程.pdf VIP
- CB 673-2020 出入舱口盖规范.pdf
- GA_T 1788.1-2021 公安视频图像信息系统安全技术要求 第1部分:通用要求.doc VIP
- 大体积混凝土监理实施细则.docx VIP
- (正式版)D-L∕T 343-2010 额定电压66kV~220kV交联聚乙烯绝缘电力电缆GIS终端安装规程.docx VIP
- 危险化学品安全管理与安全技术培训.ppt VIP
- GPS33E巨人通力调试说明书.pdf VIP
- 重大接待保障措施(环卫作业).doc VIP
- 危险物品安全航空运输技术细则(20201016014015).pdf VIP
文档评论(0)