- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
1、按规模划分,集成电路经历了哪几代?它的发展遵循了一条著名定律,请说出此定律的内容。
答:按照规模划分为:SSI、MSI、LSI、VLSI和SOC,遵循摩尔定律(Moore):集成电路的集成度,
即芯片上的晶体管的数目每隔18个月增加一倍或每三年翻两番。
答:经历了:按规模划分,集成电路经历了晶体管、分立元件、SSI、MSI、LSI、VLSI、ULSI、GSI、
SoC9代。
2、什么是PDK?PDK文件包括哪些内容?
答:PDK是代工单位将经过前期开发确定的一套工艺设计文件。
包括:工艺电路模拟用的器件的SPICE参数,版图设计用的层次定义,设计规则,晶体管、电阻、
电容等元件和通孔(Via)、焊盘等基本结构的版图,与设计工具关联的设计规则检查DRC(DesignRule
Check)、参数提取(EXTraction)和版图电路图对照LVS(Layout-vs-Schematic)用的文件。
答:PDK是:ProcessDesignKit,PDK文件包括:PDK的参考手册(Documentation)、器件模型(Device
Model):由Foundry提供的仿真模型文件、SymbolsView:用于原理图设计的符号,参数化的设计单
元都通过了SPICE仿真的验证、CDF(ComponentDescriptionFormat,组件描述格式)Callback:器件
的属性描述文件,定义了器件类型、器件名称、器件参数及参数调用关系函数集Callback、器件模型、
器件的各种视图格式等、Pcell(ParameterizedCell,参数化单元):它由Cadence的SKILL语言编写,其对
应的版图通过了DRC和LVS验证,方便设计人员进行SchematicDrivenLayout(原理图驱动的版图)设计
流程、技术文件(TechnologyFile):用于版图设计和验证的工艺文件,包含GDSII的设计数据层和工艺层
的映射关系定义、设计数据层的属性定义、在线设计规则、电气规则、显示色彩定义和图形格式定义
等、PVRule(物理验证规则)文件:包含版图验证文件DRC/LVS/RC提取,支持Cadence的Diva、Dracula、
Assura等。
3、简述VLSI的层次化设计方法。
答:层次式设计是VLSI设计中最广泛使用的方法,它可以简化VLSI设计的复杂性.层次式设计方法分
为自顶向下和自底向上两种方法.
层次化设计分为三个域:行为域:系统的功能;结构域:系统的逻辑组成;物理域:集体实现的几何特性和
物理特性。
2,IC层次式设计方法(自顶向下的设计方法例子)
系统级,功能级,寄存器传输级,门级,电路级,版图级(物理级).
3,VLSI设计描述
4,计算机描述语言:
由上表可见,对于不同的设计层次,都需要用计算机来进行辅助设计.因此,需要有一套计算机能处理的语
言来描述设计结果和设计要求.
VerilogHDL和VHDL硬件描述语言;
SPICE是一种用于电路分析的软件工具,它本身规定了一套电路描述方法;
DEF/LEF及YAL都是专门用于布图设计的电路描述语言;
CIF是一种几何描述语言,它用来描述物理版图,该语言是工业界的标准格式,它与另外的两种版图描述
语言GDS2,EDIF之间可以相互转换.
4、什么是逻辑综合?
答:逻辑综合(synthesistools)
逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真中所没有考
虑的门沿(gatesdelay)反标到生成的门级网表中,返回电路仿真阶段进行再仿真。最终仿真结果生成
的网表称为物理网表。
答:逻辑综合即HDLSynthesis,是在标准单元库和特定的设计约束的基础上,把设计的高层次描述转
换成优化的门级网表的过程。由3个过程组成:HDL语言合成(languagesynthesis或HDLcompilation)、
逻辑优化(optimization)、目标映射(technologymapping)。
5、什么是集成电路IP?简述I
文档评论(0)