数字逻辑与数字系统 时序逻辑(2).pptVIP

  1. 1、本文档共60页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

时序电路的特点:具有记忆功能。;一、集成双稳触发器;3、几个术语和符号

现态:Qn,

次态:Qn+1,

次态方程(状态方程、特征方程):

Qn+1=f(Qn,X)其中X为输入集合。;两个输入端;输入RD=0,SD=1时;输入RD=1,SD=0时;输入RD=1,SD=1时;输入RD=0,SD=0时;特性表:;1.触发器是双稳态器件,只要令RD=SD=1,触发器即保持原态。稳态情况下,两输出互补。一般定义Q为触发器的状态。;5、D触发器;CP=0时,a、b门被堵,输出保持原态:;D;功能表;6、同步RS触发器;Q;CP=0时;RS触发器的功能表;简化的功能表;R、S不相等时,信息传送路径的形象化表达:;例:画出RS触发器的输出波形。假设Q的初始状态为0。;同步R-S触发器的小结;Q;7、主从JK触发器;功能表;时序图;例:画出主从JK触发器输出端波形图。;RD;主从J-K触发器的小结;8、集成边沿触发器;;;J;2)、维持-阻塞D触发器;;9、T触发器;功能表;9、触发器逻辑功能的转换;1〕、JK触发器转换成D触发器;2〕、JK触发器转换成T触发器;3〕、D触发器转换成T′触发器;二、锁存器、存放器、移位存放器;2、存放器;3、移位存放器;;SD;D0=0;四位串入-串出的左移存放器:;R—右移串行输入;三、计数器;计数器的分析;2、同步计数器的分析;例2:三位二进制同步加法计数器。;分析步骤:;2.再列写状态转换表,分析其状态转换过程。;CP;一般,n位同步二进制加法计数器中各触发器的驱动方程为:(触发器的数目为k,模数为M=2k)

1〔i=0〕

Ji=Ki=

Qi-1Qi-2…Q0;3、移位存放器型计数器;Q2Q1Q0;Q1Q0

Q2

您可能关注的文档

文档评论(0)

ranfand + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档