eda实验报告vga信号产生.pdfVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

1.概述

设计FPGA,产生一个矩形图像信号。

所用软件工具为Altera公司的QuartusII13.1开发工具和Mentor公司

的-Altera13.1仿真工具,所用的硬件平台为友晶公司DE0实验板。

2.实现原理

一组VGA信号包括5个有效信号。其中行同步信号(HS)和场同步信号

(VS)用于VGA信号同步,这两个信号与TTL逻辑电平兼容。三个模拟信号

用来控制红绿蓝三基色信号,这三个信号电压范围为0.7-1.0V。通过改变RGB这

三个模拟信号的电平,所以的其他颜色信号都可以由此产生。

常见的标准VGA显示器由行、列像素点构成的网格组成。一般VGA显示器至

少有480行,每行640个像素点构成,如图1所示。每个像素点依据红绿蓝信号

状态可以显示各种不同的颜色。

图1VGA显示器扫描线示意图

每个VGA显示器都有同步时钟,该VGA时钟的工业标准频率为

25.175MHz。在行同步和场同步信号的控制下,显示器可以一定的方式刷新屏幕。

如图1所示,当第一个像素点(左上角(0,0))被刷新以后,显示器继续刷新同

一行上其他的像素点。当显示器扫描到屏幕底部且受到场同步脉冲信号时,显示

器又开始从屏幕左上角第一个像素点开始刷新。图2图(a)、(b)所示为VGA行

扫描、场扫描的时序图。

图2VGA行、场扫描的时序图

VGA工作频率及整个屏幕上的总像素点数决定了更新每个像素及整个

屏幕所需时间。下面的可以用来计算显示器完成刷新的时间:

像素点刷新时间为:

1

T==40ns

pixelf

CLK

行扫描时间为:

T=A=B+C+D+E=(T×640像素点)+行扫描保护时间=31.77μs

ROWpixel

屏幕扫描时间为:

T=O=P+Q+R+S=(T×480行)+场扫描保护时间=16.6ms

screenROW

其中,f=25.175MHz。行扫描保护时间包括B、C、E。行扫描保护时间

CLK

包括P、Q、S。

当显示器扫描到屏幕上的某个期望点是,通过发送红绿蓝、行同步及场同步

信号即可在屏幕上输出图像。

图3所示为DE0开发板上DB15的VGA连接器信号引脚与FPGA信号之间的

连接原理图及VGA信号定义,VGA_R3-VGA_R0、VGA_G3-VGA_G0和VGA_B3-VGA_B0

是FPGA输出的四位RGB数据。图中的电阻网络用来将FPGA输出的TTL信号转换

为VGA所需的RGB模拟信号电压。

文档评论(0)

honglajiao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档