可编程逻辑器件CPLD(共23张PPT).pptx

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

第27章可编程逻辑器件CPLD;27.1可编程逻辑器件概述;;其性能各有优劣,有些功能两者都可以实现,但有些功能用单片机或CPLD/FPGA实现比较方便。

很多EDA厂商和科研机构都开发了自己的电路硬件描述语言,比较有名的有Altera公司的AHDL语言,DataI/O公司的ABEL-HDL语言,Xilinx公司的VerilogHDL语言。

后来,该语言逐步得到推广,应用越来越广泛。

3Altera常用CPLD芯片介绍

VHDL程序是独立于器件的,其只描述了各个输入输出端口以及内部的逻辑关系。

第27章可编程逻辑器件CPLD

Altera提供了优秀的CPLD和FPGA编译仿真软件,如MAX+PLUSII和QuartusII,可以仿真和编译ALtera公司的所有产品。

整个操作在KeilμVison3编译环境中进行,具体操作步骤如下:

前面在QuartusII软件中完成了整个工程项目的建立,这里添加设计源文件并采用VHDL语言进行程序设计。

Altera公司的QuartusII软件提供了简单方便的芯片引脚配置功能,支持Altera公司的所有CPLD和FPGA芯片。

这里以上面介绍的Altera公司的CPLD芯片EPM7128SLC84-15为例,讲解CPLD的程序设计,以及如何扩展单片机的接口。

首先,在QuartusII软件中建立VHDL设计项目,操作步骤如下:

VHDL程序是独立于器件的,其只描述了各个输入输出端口以及内部的逻辑关系。

它是一种半定制专用集成电路(ASIC),其功能可由设计者根据自己的需要来加以定义。

Altera公司的MAX7000系列是使用比较广泛的CPLD,这里介绍其中的芯片EPM7128SLC84-15,这是基于乘积项结构的可编程逻辑器件,其中有128个宏单元,8个逻辑阵列块。

可编程逻辑器件(ProgrammableLogicDevice)简称PLD,是一种用户可配置的逻辑器件。;;27.2硬件描述语言简述;;;27.3Altera常用CPLD芯片介绍;2.CPLD的逻辑实现

Altera提供了优秀的CPLD和FPGA编译仿真软件,如MAX+PLUSII和QuartusII,可以仿真和编译ALtera公司的所有产品。

这里主要介绍VHDL语言。

可编程逻辑器件(ProgrammableLogicDevice)简称PLD,是一种用户可配置的逻辑器件。

VHDL程序是独立于器件的,其只描述了各个输入输出端口以及内部的逻辑关系。

它是一种半定制专用集成电路(ASIC),其功能可由设计者根据自己的需要来加以定义。

很多EDA厂商和科研机构都开发了自己的电路硬件描述语言,比较有名的有Altera公司的AHDL语言,DataI/O公司的ABEL-HDL语言,Xilinx公司的VerilogHDL语言。

20世纪80年代,进入实质性的发展阶段。

当完成引脚分配以及程序编译后,便可以开始程序的仿真,下面具体介绍操作步骤。

这里主要介绍VHDL语言。

当完成引脚分配以及程序编译后,便可以开始程序的仿真,下面具体介绍操作步骤。

1995年,VerilogHDL语言也被正式定为国际标准,编号为VerilogHDL1364-1995。

可编程逻辑器件(ProgrammableLogicDevice)简称PLD,是一种用户可配置的逻辑器件。

为此,经常需要进行单片机I/O接口的扩展。

前面介绍过,可以使用外部RAM地址空间以及串口的模式0来实现扩展的I/O端口。;;;27.5单片机程序设计;;;为此,经常需要进行单片机I/O接口的扩展。

2.CPLD的逻辑实现

第27章可编程逻辑器件CPLD

一个完整的VHDL程序通常包括实体(Entity)、构造体(Architecture)、配置(Configuration)、包集合(Package)和库(Library)5个部分。

VHDL(VHSICHardwareDescriptionLanguage)语言是一种硬件描述语言,20世纪80年代初,由美国国防部在其超高速集成电路计划(VHSIC)中提出。

可编程逻辑器件从产生到现在经历了不到40年的发展,其结构、工艺、集成度、速度和性能等都得到不断改进和提高,现在已经形成很丰富完善的产品体系。

与CPLD相比,FPGA的容量通常大于CPLD,而且FPGA的逻辑单元扇入小,触发器数量比CPLD要多,布局和布线的延时是不确定的,但一般是可知的。

它是一种半定制专用集成电路(ASIC),其功能可由设计者根据自己的需要来加以定义。

可编程逻辑器件CPLD/FPGA的主要优点是内部逻辑资源丰富,输入输出接口多,非常适合于逻辑电路以及有一定时序要求的电路。

可编程逻辑器

文档评论(0)

智乾 + 关注
实名认证
内容提供者

科技工作者

1亿VIP精品文档

相关文档