《数字电子技术基础》课件学习情境4习题汇编.docx

《数字电子技术基础》课件学习情境4习题汇编.docx

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

学习情境4用多个门电路组合来实现特定功能

一、判断题(正确打√,错误的打×)

1.利用数字电路不仅可以实现数值运算,还可以实现逻辑运算和判断。(√)

2.给出逻辑函数的任意一种表示形式,就可以求出其他表示形式。(√)

3.若A+B=1,则有。(√)

4.若AB=0,则有。(√)

5.若AX+C=AX+D,则C=D。(×)

6.若A+B=A+C,则B=C。(×)

7.若A+B=AB,则A=B。(√)

8.若,则。(√)

9.若,则。(√)

10.若A+B=A+C,且AB=AC,则B=C。(√)

11.三输入或非门,当输入ABC=1B0时,输出F=B。(×)

12.连续“同或”199个0的结果是0。(√)

13.连续“异或”199个1的结果是0。(×)

14.连续“异或”199个0的结果是0。(√)

15.连续“同或”199个1的结果是0。(×)

16.当奇数个1相“异或”时,其值为0;当偶数个1相“异或”时,其值为1。(×)

17.当奇数个1相“同或”时,其值为1;当偶数个1相“同或”时,其值为0。(×)

18.当n个0或n个1相“同或”时,结果均为1。(×)

19.对于函数,当A、B、C中有奇数个1时,F=0;有偶数个1时,F=1。(×)

20.一个4输入端与非门,使其输出为0的输入变量取值组合共有15种。(×)

21.一个4输入端或非门,使其输出为1的输入变量取值组合共有4种。(×)

22.在函数Y=AB+CD的真值表中,让Y=1的输入变量取值组合有8个。(×)

23.可以使逻辑函数等于0的A、B、C取值组合是唯一的。(×)

24.若要表示3位十进制数代表的所有数值,则至少需用12位二进制数。(×)

25.TTL与非门的多余输入端可以接高电平VCC。(√)

26.当TTL与非门的输入端悬空时相当于输入为逻辑1。(√)

27.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。(√)

28.2输入端与非门器件74LS00与7400的逻辑功能完全相同。(√)

29.三态门的三种状态分别为:高电平、低电平、不高不低的电压。(×)

30.TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。(√)

31.一般TTL门电路的输出端可以直接相连,实现“线与”逻辑。(×)

32.TTLOC门(集电极开路门)的输出端可以直接相连,实现“线与”逻辑。(√)

33.在二—十进制译码器中,未使用的输入编码应做约束项处理。(√)

34.编码器在任何时刻只能对一个输入信号进行编码。(√)

35.优先编码器的输入信号是相互排斥的,不容许多个编码信号同时有效。(×)

36.编码和译码是互逆的过程。(√)

37.共阴发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。(√)

38.3位二进制编码器是3位输入、8位输出。(×)

39.组合逻辑电路的特点是:任何时刻电路是否能够稳定输出,仅仅取决于该时刻各个输入变量的取值,与电路原来的状态无关。(√)

40.竞争—冒险是指组合电路中,当输入信号改变时,输出端可能出现的虚假信号。(√)

二、选择题

1.若在编码器中有50个编码对象,则输出二进制代码位数至少需要(B)位。

A.5 B.6 C.10 D.50

2.一个16选1的数据选择器,其选择控制(地址)输入端有(C)个,数据输入端有(D)个,输出端有(A)个。

A.1 B.2 C.4 D.16

3.一个8选1的数据选择器,当选择控制端S2S1S0的值分别为101时,输出端输出的值为(D)。

A.1 B.0 C.D4 D.D5

4.一个译码器若有100个译码输出端,则译码输入端至少有(C)个。

A.5 B.6 C.7 D.8

5.能实现并—串转换的是(C)。

A.数值比较器 B.译码器 C.数据选择器 D.数据分配器

6.能实现1位二进制带进位加法运算的是(B)。

A.半加器 B.全加器 C.加法器 D.运算器

7.若要设计一个3位无符号数乘法器(即3×3),需要()位输入及(D)位输出信号。

A.3,6 B.6,3 C.3,3 D.6,6

8.若要设计一个8位数值比较器,需要()位数据输入及(B)位输出信号。

A.8,3 B.16,3 C.8,8 D.16,16

9.4位输入的二进制译码器,其输出应有(A)位。

A.16 B.8 C.4 D.1

10.三态门输出高阻

文档评论(0)

酱酱 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档