- 1、本文档共23页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
DSP练习题
一、填空题
1.在DSP处理器中,数据地址的产生是由(数据地址发生器)来
完成的。
2.TMS320C54x的累加器分别称为(累加器A)和(累加器B),
它们的数据宽度是(40)
位。
3.TMS320C54x的DSP采用先进的(哈佛)结构,其独立的(程序)
总线和(数据)总线允
许同时读取(指令)和(操作数),实现高度的并行操作。
4.TMS320C54x的通用I/O引脚有(跳转控制输入引脚)和(外
部标志输出引脚XF)。
5.指令MPY0Dh,A中乘数和被乘数分别在(累加器B高16位)
和(累加器A)中。
6.TMS320C54x有(3)个状态和控制寄存器。
7.在DSP处理器中,配有两个地址生成器,包括(数据地址发生
器)和(程序地址发生器)。
8.TMS320C54x使用一个40位的(ALU)和两个40位的(累加
器ACCA和ACCB)来完成算
数算术运算和逻辑运算。
9.TMS320C54x存储器由3个独立的可选择空间组成:(程序空
间)、(数据空间)和(I/O
空间)。
10.TMS320C54x的指令系统包含(助记符指令)和(代数指令)
两种形式。
11.编译器对于符号地址和变量的处理都是相对于本段的开始。连
接器为每个段选择了合适
的起始地址,就必须相应地修改这些符号地址和变量,同时修改
所有对这些地址和变量的引用,这个过程称为(重定位)。
12.TMS320C54x的总线由(1)组程序总线、(3)组数据总线
和(4)组地址总线组成,可
在一个指令周期内产生两个数据存储地址,实现流水线并行数据
处理。
1、DSP芯片按照其用途分类,可以分为通用型和专用型两种。
2、在堆栈操作中,PC当前地址为4020h,SP当前地址为0033h,
运行PSHMAR2后,PC=4021h,SP=0032h。(PSHMAR2为单
字指令)
3、TMS320C54xDSP芯片四种串行口类型是指SP、BSP、
McBSP和TDMcBSP。
4、请简要说明TMS320C5402VCDSP以下引脚的功能:
:复位引用脚,
:I//O选通信号引脚。
5、TMS320C54xDSP的内部总线主要包括程序总线、数据总线
和地址总线。
1.累加器A分为三个部分,分别为(AG);(AH);
(AL)。2.TMS320VC5402型DSP的内部采用(8)条(16)
位的多总线结构。3.TMS320VC5402型DSP采用(哈佛)总线结构
对程序存储器和数据存储器进行控制。
4.TMS329VC5402型DSP有(8个)个辅助工作寄存器。
5.DSP处理器TMS320VC5402中DARAM的容量是(16K字)
字。
6.TI公司的DSP处理器TMS320VC5402PGE100有(2)个定
时器。
7.在链接器命令文件中,PAGE1通常指(数据)存储空间。
8.C54x的中断系统的中断源分为(硬件)中断和(软件)中断。
1.TI公司DSP处理器的软件开发环境是(CCS(CodeComposer
Studio))。2.DSP处理器TMS320VC5402外部有(20)根地址
线。
3.直接寻址中从页指针的位置可以偏移寻址(128)个单元
文档评论(0)