数字电路异步FIFO详解.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

AsyncFIFO;目录;FIFO:

Firstin,firstout;FIFO存储器是系统的缓冲环节,如果没有FIFO存储器,整个系统就不可能正常工作。

FIFO的功能可以概括为

(1)数据缓存;

(2)时钟域隔离;

(3)位宽转换。;典型同步FIFO有两部分组成:

1.FIFO控制器;2.FIFO存储实体(Memory、Reg);

其中FIFO控制器包括FIFO写控制逻辑和FIFO读控制逻辑;

FIFO写控制逻辑主要功能:

产生FIFO写地址

写有效信号

同时产生FIFO满

写溢出等状态信号

FIFO读控制逻辑主要功能:

产生FIFO读地址

读有效信号

同时产生FIFO空

读溢出等状态信号;如下图所示,FIFO读写过程的地址控制:

1.当FIFO初始化(复位)时fifo_write_addr与fifo_read_addr同指到0x0,此时FIFO处于空状态;

2.当FIFO进行写操作时,fifo_write_addr递增(增加到FIFODEPTH时回绕),与fifo_read_addr错开,此时FIFO处于非空状态;

3.当FIFO进行读操作时,fifo_read_addr递增;;FIFO空满状态产生:

方法一:为产生FIFO空满标志,引入FIFOCount计数器,FIFOCount寄数器用于指示FIFO内部存储数据个数;

(1)当只有写操作时,FIFOCount加1;只有读操作是,FIFOCount减1;其他情况下,FIFOCount保持;

(2)当FIFOCount为0时,说明FIFO为空,fifo_empty置位;

(3)当FIFOCount等于FIFO_DEPTH时,说明FIFO已满,fifo_full置位;

方法二:使用wr_addr和rd_addr判断,如下图所示,wr_addr和rd_addr位宽是4bit就够了,我们扩展一位,设置wr_ptr和rd_ptr为5bit。

当wr_ptr[4:0]==rd_ptr[4:0]时,表示空;

当wr_ptr[4]!=rd_ptr[4]且wr_ptr[3:0]==rd_ptr[3:0]时,表示满;写指针已经转了一圈撵上了都指针;

;pop和push处于不同的时钟域

RAM的读写在不同的时钟域;异步FIFO原理;异步FIFO原理;异步FIFO原理;目录

您可能关注的文档

文档评论(0)

186****8436 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档