网站大量收购独家精品文档,联系QQ:2885784924

基本逻辑门及其应用.pptVIP

  1. 1、本文档共10页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

掌握验证逻辑门电路功能的方法。01学习基本门电路的实际应用。02掌握逻辑门多余输入端的处理方法。03实验目的实验11基本逻辑门及其应用74LS835V.按照表1的数据设计三个逻辑电路,并在实验箱上完成功能验证。门电路多余输入端的处理方法。测试门的逻辑功能实验内容1对于门电路逻辑功能测试的基本操作:选中一个逻辑门,将输入端接数据开关,输出端接电平指示灯。通过指示灯来观察逻辑门的输出状态。测试操作时,按照输入数据扳动开关,改变输入电平,用逻辑笔测试出对应门电路的输出电平。若其逻辑关系正确,可以使用在实验电路中,否则,不能使用。对于多余输入端的处理方法。对于与门、与非门电路多余输入端的处理方法有基本两种。010203多余输入端与输入端可以并联使用。多余输入端可以接高电平或通过串接限流电阻接高电平。如图1所示.或门、或非门的多余输入端的处理。多余输入端与正在使用的输入端可以并联使用;多余输入端可以接低电平或接地。如图2所示。STEP3STEP2STEP1一般多余端不允许悬空。对于与、与非、与或非中的与,根据A与1为A,A与A为A,可以将多余输入端通过电阻接电源,或与有用输入端并接。对于或、或非、与或非中的或,根据A或0为A,A或A为A,可以将多余输入端接地,或与有用输入端并接。三、实验原理图图1与门、与非门多余输入端的处理方法(c)+VccAFA+VccF(a)(b)+VccABF1kRFA≥1+Fcc1伍V肆cc≥叁V图2或门、或非门的多余输入端的处理方法贰+A壹①用74LS00实现表1的逻辑功能,写出逻辑表达式进行化简,设计并画出逻辑电路图。表1数据表ABCF000001010011100101110111000100113.对于设计逻辑电路部分要求采用三种方案用74LS02实现表1的逻辑功能,写出逻辑表达式进行化简,设计并画出逻辑电路图。用74LS51(与或非形)实现表1的逻辑功能,写出逻辑表达式进行化简,设计并画出逻辑电路图。以上设计要求:器件引脚标号要标明齐全。并在实验仪上验证逻辑功能。(将输入端接逻辑开关,输出端接发光二极管,通过发光二极管的状态来观察输出状态)。扩展实验用异或门74LS86设计一个四位二进制数取反电路,画出逻辑电路,要求同上。列出功能表,并通过实验验证。做仿真。01020304五.实验内容3电子技术综合实验仪;计算机;元器件集成电路:74LS00,74LS86,74LS51,74LS02。实验仪器、设备与器件实验目的;实验仪器与器件;按实验内容要求设计并画出逻辑图写清楚电路设计过程与完成步骤。对实验中出现的问题和实验结果进行分析;写出实验体会。0304050102七、实验报告要求逻辑门多余输入端应如何处理?逻辑门的输出端应注意哪些问题?能否用CMOS门驱动TTL门?为什么?010203八、思考题器件引脚图74LS0074LS0274LS51掌握二进制加法运算。掌握全加器的逻辑功能。熟悉集成加法器及其使用方法。掌握七段译码器和数码管的使用。实验目的实验12加法器及译码显示电路1.基本设计任务与要求⑴设计一个一位二进制全加器(先仿真后实做)要求用74LS00和74LS86实现。⑵设计一个余3码至8421码的转换电路(实做)要求用74LS83实现余3码至8421码的转换,将余3码转换成8421码的真值表如表1所示。二、设计任务与要求ABCDWXYZ00110100010101100111100010011010101111000000000100100011010001010

文档评论(0)

yingyaojun1975 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档