网站大量收购独家精品文档,联系QQ:2885784924

微电子概论(第3版)课件5-2-1CMOS数字电路单元电路设计-静态CMOS电路 .pptx

微电子概论(第3版)课件5-2-1CMOS数字电路单元电路设计-静态CMOS电路 .pptx

  1. 1、本文档共9页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

IntroductiontoMicroelectronicsThirdEdition《微电子概论》(第3版)郝跃贾新章史江一

5.2.1静态CMOS电路5.2CMOS数字电路单元电路设计5.2.2CMOS有比电路和动态电路目录

1.基本单元二进制数字电路以布尔代数为基础,通过二进制逻辑运算完成特定功能,和布尔逻辑对应,静态CMOS逻辑门通常通过非门、与非门、或非门组合实现

1.基本单元由两部分构成:PMOS管组成的上拉网络,NMOS管组成的下拉网络上拉网络和下拉网络完成同样的功能,互补,同时只有一个是通的上拉网络和电源相连,导通时输出高电平“1”下拉网络和地相连,导通时输出低电平“0”PUN和PDN组成的互补逻辑门F(In1,In2,…InN)上拉网络:当F(In1,In2,…InN)=1时,使F连至VDDVDDIn1In2InNIn1In2InNPUNPDN……下拉网络:当F(In1,In2,…InN)=0时,使F连至VssVss

1.基本单元NMOS晶体管传递一个强“0”或弱“1”信号当A?B=1时,串联组合导通当A+B=1时,并联组合导通晶体管可以看成是一个由其栅极信号控制的开关。当栅极控制信号为高时,NMOS开关闭合,为低时断开。

1.基本单元当栅极控制信号为低时,PMOS开关闭合PMOS晶体管传递一个强“1”或弱“0”信号当A?B=A+B=1时,串联组合导通当A+B=A?B=1时,并联组合导通

1.基本单元根据DeMorgan定理,PUP与PDN互为对偶网络。A?B=A+BA+B=A?B上拉网络中的并联相应于下拉网络中的串联。AND=NAND+INV互补门总是反相的。

2.传输管与传输门传输管:PMOS、NMOS单独构建开关,传输信号InputsSwitchNetworkOutOutABBB优点:N个晶体管,面积小;无静态功耗缺点:有电压损失

2.传输管与传输门传输门:PMOS、NMOS并联构建开关,传输信号弥补了传输管的电压传输损失多用于数据选择器

您可能关注的文档

文档评论(0)

balala11 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档