- 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
- 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基基于于DDS+PLL高高性性能能频频率率合合成成器器的的设设计计与与实实现现
本文采用DDS和PLL相结合的方法,设计一个应用于(GSM1800MHz系统的频率合成器,其输出频带为1
805~1880MHz,分辨率为200kHz,相位噪声为-80dBc/Hz@1kHz,频率误差为5kHz,杂波抑制大于50
dB。
1电电路路设设计计
1..1设设计计原原理理
DDS直接激励PLL的频率合成技术,与单纯的PLL技术相比,作为参考源的DDS具有很高的频率分辨率,可以在不改变
PLL分频
您可能关注的文档
- SCH_max9286_coax_evkit_a原理图电路图.pdf
- 缴费站设置问题.doc
- 关于SANE的完整文档x.docx
- EC-5土壤水分传感器操作指南.pdf
- Tumor Clustering Using Independent Component 说明文档手册.pdf
- 电源技术中的低泄漏值的飞安级低电流电路设计.pdf
- Pythonselenium实现微博自动登录的示例代码资源-.pdf
- ANSI_SCTE+67+ENGINEERING COMMITTEE操作说明手册.pdf
- MELCOR程序功能与使用指南资源.doc
- 极限节能!MSPM0G3507低功耗物联网远程监控器实战+(低至48μA!).pdf
原创力文档


文档评论(0)