(2025年)微机原理试卷及答案.docxVIP

(2025年)微机原理试卷及答案.docx

此“教育”领域文档为创作者个人分享资料,不作为权威性指导和指引,仅供参考
  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

(2025年)微机原理试卷及答案

一、单项选择题(每题2分,共20分)

1.8086微处理器的地址总线宽度为()。

A.16位B.20位C.24位D.32位

2.8086中用于存放当前代码段起始地址的寄存器是()。

A.CSB.DSC.SSD.ES

3.指令“MOVAX,[BX+10H]”的寻址方式是()。

A.寄存器寻址B.直接寻址C.寄存器相对寻址D.基址变址寻址

4.8086执行取指令操作时,总线周期包含()个T状态。

A.1B.2C.3D.4

5.8086的中断向量表中,类型号为20H的中断向量存储的起始地址是()。

A.00080HB.00020HC.00040HD.00060H

6.执行“PUSHAX”指令时,SP寄存器的变化是()。

A.SP+2B.SP-2C.SP+1D.SP-1

7.指令周期是指()。

A.执行一条指令的时间B.执行一个基本操作的时间

C.访问一次内存的时间D.时钟周期的整数倍

8.动态RAM(DRAM)与静态RAM(SRAM)相比,主要缺点是()。

A.集成度低B.速度慢C.需要定期刷新D.功耗高

9.8086系统中,I/O端口采用独立编址时,其地址空间最大为()。

A.64KBB.1MBC.16MBD.4GB

10.8259A中断控制器的中断类型码由()设置。

A.ICW1B.ICW2C.OCW1D.OCW2

二、填空题(每题2分,共20分)

1.8086微处理器的最大寻址空间为______。

2.8086的段寄存器包括CS、DS、SS和______。

3.指令周期由若干个______组成,每个总线周期至少包含4个T状态。

4.指令“MOVAX,[BX+SI+0100H]”的寻址方式是______。

5.动态RAM的存储单元依靠______存储信息,因此需要定期刷新。

6.8255A并行接口芯片有3个I/O端口,其中A口有______种工作方式。

7.8086的中断向量表位于内存的______区域,共占用1KB空间。

8.8086的ALE信号在______周期有效,用于锁存地址信息。

9.DRAM的刷新通常采用______方式,每次刷新一行存储单元。

10.I/O接口的基本功能包括数据缓冲、______、时序控制和中断管理。

三、简答题(每题6分,共30分)

1.简述8086最小模式与最大模式的主要区别。

2.说明寄存器间接寻址与寄存器相对寻址的异同点。

3.比较动态RAM(DRAM)和静态RAM(SRAM)的特点。

4.简述8086中断响应的主要过程。

5.总线仲裁的作用是什么?列举两种常用的总线仲裁方法。

四、分析题(每题10分,共20分)

1.分析以下程序段的执行过程,假设初始时(DS)=2000H,(SI)=1000H,内存单元(21000H)=45H,说明执行后(21000H)、AL寄存器及标志位ZF、CF的状态。

MOVAX,2000H

MOVDS,AX

MOVSI,1000H

MOVAL,[SI]

ADDAL,30H

MOV[SI],AL

2.某8086系统需要扩展16KB的RAM存储器,使用2片6264(8K×8位)芯片。已知RAM的地址范围为00000H~03FFFH,画出片选逻辑电路(要求用74LS138译码器),并标注各信号连接关系。

五、设计题(10分)

用8255A并行接口芯片设计一个4×4矩阵键盘接口电路。要求:

(1)说明8255A各端口的工作方式;

(2)写出8255A的控制字(假设A口地址为200H,控制口地址为203H);

(3)简述键盘扫描的查询流程。

答案

一、单项选择题

1.B2.A3.C4.D5.A6.B7.A8.C9.A10.B

二、填空题

1.1MB2.ES3.总线周期4.基址变址相对寻址5.电容电荷6.37.00000H~003FFH8.T19.行选通10.信号转换

三、简答题

1.最小模式下,8086直接产生所有总线控制信号,用于单处理器系统;最大模式下,通过8288总线控制器产生控制信号,支持多处理

文档评论(0)

每一天都很美好 + 关注
实名认证
文档贡献者

加油,继续努力

1亿VIP精品文档

相关文档