- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
任务9.1简单可编程逻辑器件的认知
可编程逻辑阵列(PLA)器件可编程阵列逻辑(PAL)器件目录通用阵列逻辑(GAL)器件
一、可编程逻辑阵列(PLA)器件简介可编程逻辑陈列PLA器件是20世纪70年代中期推出的PLD产品,它由可编程的与阵列和可编程的或阵列组成。PLA的典型阵列结构如图所示。PLA的容量为与阵列数和或阵列数的乘积,图中所示的PLA其容量为8×4。
一、可编程逻辑阵列(PLA)器件功能由于PLA的电路是由可编程与阵列和可编程或阵列构成的,因此用PLA可以实现组合逻辑函数;若在PLA电路中加入触发器,则可用PLA实现时序逻辑函数。
二、可编程阵列逻辑(PAL)器件简介可编程陈列逻辑PAL器件是20世纪70年代末推出的PLD产品,它由可编程的与阵列和固定的或阵列组成,使用双极型工艺制造,采用熔丝编程方式。PAL器件的工作速度很高,且输出结构种类多,设计比PROM灵活,便于完成多种逻辑功能,同时又比PLA工艺简单,易于编程和实现。
二、可编程阵列逻辑(PAL)器件可编程阵列逻辑(PAL)器件基本结构
三、通用阵列逻辑(GAL)器件简介通用陈列逻辑GAL器件是20世纪80年代初由Lattice公司发明的,它在PAL的基础上采用输出逻辑宏单元(OLMC)的形式和E2COMS工艺结构。GAL器件比PAL器件使用更加灵活,它克服了PAL一旦编程便不能改写的缺点,具有可擦除、可重新编程、可重新组合结构及数据可长期保存的优点。用GAL器件即可设计组合逻辑电路也可设计时序逻辑电路,同时可对PAL器件进行仿真,并完全兼容。
三、通用阵列逻辑(GAL)器件1.GAL器件的基本结构下面以GAL16V8为例来介昭GAL器件的基本结构。GAL16V8主要由输入缓冲器、输出三态缓冲器、可编程与阵列、输出逻辑宏单元(OLMC)及输出反馈/输入缓冲器组成。其中引脚2~9固定作为8个输入缓冲器的输入引脚,引脚12~19作为8个输出三态缓冲器的输出引脚。
三、通用阵列逻辑(GAL)器件1.GAL器件的基本结构可编程与阵列由8×8个与门构成,每个与门有32个输入端,分别代表8个输入的原变量和反变量,以及8个输出反馈信号的原变量和反变量。因此整个与阵列的规模为64×32。8个或阵列分别包含于8个OLMC中,由图可知此或阵列是固定的。除上述几个主要组成部分外,GAL16V8的引脚1作为时钟脉冲CP的输入端,引脚11作为输出使能端OE的输入端,引脚10作为接地端,引脚20作为电源连接端。
三、通用阵列逻辑(GAL)器件2.GAL器件的输出逻辑宏单元OLMCGAL器件和PAL器件最大的差别就在于GAL器件有一种灵活且可编程的输出结构——输出逻辑宏单元OLMC(OutputLogicMacroCell)。OLMC包括以下几部件:或门阵列、异或门、D触发器和4个数据选择器(MUX)。4个数据选择器包括乘积项数据选择器PTMUX、反馈数据选择器FMUX、输出数据选择器OMUX和三态数据选择器TSMUX。
三、通用阵列逻辑(GAL)器件3.GAL器件的工作模式在结构控制字的作用下,GAL的输出逻辑宏单元可以有5种组态,即5种工作模式。只有理解OLMC的5种工作模式,才能编制出正确的源程序。正确的源程序经过GAL编译程序(例如ABEL软件)编译后,才能生成正确的控制字和JEDEC文件,使GAL的各OLMC置成符合要求的电路结构,以完成设计任务。(1)专用输入模式。(2)专用输出模式。(3)带反馈的组合型输出模式。(4)时序逻辑中的组合输出模式。(5)时序型输出模式。
小结可编程逻辑陈列PLA器件是20世纪70年代中期推出的PLD产品,它由可编程的与阵列和可编程的或阵列组成。可编程陈列逻辑PAL器件是由可编程的与阵列和固定的或阵列组成,使用双极型工艺制造,采用熔丝编程方式。PAL器件的工作速度很高,且输出结构种类多,设计比PROM灵活,便于完成多种逻辑功能,同时又比PLA工艺简单,易于编程和实现。通用陈列逻辑GAL器件在PAL的基础上采用输出逻辑宏单元(OLMC)的形式和E2COMS工艺结构。GAL器件比PAL器件使用更加灵活,它克服了PAL一旦编程便不能改写的缺点,具有可擦除、可重新编程、可重新组合结构及数据可长期保存的优点。用GAL器件即可设计组合逻辑电路也可设计时序逻辑电路,同时可对PAL器件进行仿真,并完全兼容。
谢谢大家!
原创力文档


文档评论(0)