《数字电路的分析与实践》课件——加法器的认知及应用.pptxVIP

  • 0
  • 0
  • 约1.69千字
  • 约 11页
  • 2026-01-15 发布于浙江
  • 举报

《数字电路的分析与实践》课件——加法器的认知及应用.pptx

任务3.2加法器的认知及应用

加法器的基本认识典型加法器的功能认知及基本应用

一、加法器的基本认识 1、加法器的概念及分类加法器的基本功能是实现二进制数的加法运算。在数字系统中,加法器同时也是实现减、乘、除等算术运算的基本单元。当两个二进制数相加时,如果仅考虑参与运算的两个1位二进制相加,不考虑来自低位的进位时,称这种加法运算电路为半加器。如果在考虑两个1位二进制数相加时,还需要考虑来自低位进位,这样的加法运算电路为全加器。

一、加法器的基本认识 2、半加器和全加器的认知 半加器是指仅考虑第i位的两个二进制数相加的“和”数及其向高位的进位数,而不考虑来自低位(第i-1位)进位数的运算电路。AB?SC0000011010101101S=AB?+ABC=AB本位的和向高位的进位加数

一、加法器的基本认识 2、半加器和全加器的认知 半加器是指仅考虑第i位的两个二进制数相加的“和”数及其向高位的进位数,而不考虑来自低位(第i-1位)进位数的运算电路。AB?SC0000011010101101本位的和向高位的进位逻辑电路图逻辑符号加数

一、加法器的基本认识 全加器全加是指两个多位二进制数相加时,第i位的被加数Ai和加数Bi及来自相邻低位的进位数Ci-1三者相加,结果与半加一样,得到本位和Si及向相邻高位的进位数Ci。实现上述功能的运算电路称为全加器。

AiBC-1SiCi0000000110010100110110010101011100111111S=A?BC?1+A:BC?1+ABC?1+ABC-1=AθB?田C-1C?=AB+BCH?+AC-1=(4④B)C?-1+A.Bki—SiBi_Ci-Ci 全加器全加器真值表最简表达式 一、加法器的基本认识逻辑电路图逻辑符号二I二I

二、典型集成加法器的功能认知及基本应用 1、串行进位加法器四位串行加法器的例子如图所示,低位全加器进位输出端CO依次和相邻高位进位输入端CI相连,显然,高位必须等到低位运算完成才能进行运算,采用这种进位方式时,运算速度较慢。S2S1SB3A?B?A?B?A?BoAo∑COCIC.1∑COCICc:-C?CI-∑CO∑COC3一Co

二、典型集成加法器的功能认知及基本应用 2、并行进位(超前进位)加法器为了克服串行进位加法器速度慢的缺点,可以采用并行进位方式,该加法器能在加法运算的同时就产生相应的进位信号,而无需再从低位开始逐位传递。F3F2F1Fco74LS283CI-B?B?B?BoA?A?A?Ao(a)(a)为加法器典型IC集成四位超前进法加法器74LS283的逻辑符号,C-1端可作为扩展端。(b)是用两片74LS283级联扩展,构成八位并行加法器。S7S?S?S4F3F2FiFoco74LS283高位CIB?B?B?B?A?A?A?AoB?B?B?B?A?A?A5A?(b)S?S?S?SoF3F2F1FoCo74LS283低位CIB?B?B?BoA?A?A?AoB?B?B?BoA3A2A1AoC7

小结■半加器与全加器区别:是否考虑低位来的进位■串行进位加法器,电路简单,运算速度慢■并行进位加法器,电路复杂,运算速度快。可以用多片集成加法器实现加法器运算功能扩展。

谢谢大家!

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档