CPLD与FP性能特点及应用差异分析.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

CPLD与FPGA区别

了网上的文章,帮大家了解下基本概念问题!

尽管FPGA和CPLD都是可编程ASIC器件,有很多共同特点,

但由于CPLD和FPGA结构上的差异,具有各自的特点:

①CPLD更适合完成各种算法和组合逻辑,FPGA更适合于完成

时序逻辑。换句话说,FPGA更适合于触发器丰富的结构,而CPL

D更适合于触发器有限而乘积项丰富的结构。

②CPLD的连续式布线结构决定了它的时序延迟是均匀的和可预

测的,而FPGA的分段式布线结构决定了其延迟的不可预测性。

③在编程上FPGA比CPLD具有更大的灵活性。CPLD通过修

改具有固定内连电路的逻辑功能来编程,FPGA主要通过改变

连线的布线来编程;FPGA可在逻辑门下编程,而CPLD是在逻

辑块下编程。

④FPGA的集成度比CPLD高,具有更复杂的布线结构和逻辑实

现。

⑤CPLD比FPGA使用起来更方便。CPLD的编程采用E2P

ROM或FASTFLASH技术,无需外部器,使用简单。

而FPGA的编程信息需存放在外部器上,使用方法复杂。

⑥CPLD的速度比FPGA快,并且具有较大的时间可预测性。这

是由于FPGA是门级编程,并且CLB之间采用分布式互联,而C

PLD是逻辑块级编程,并且其逻辑块之间的互联是集总式的。

⑦在编程方式上,CPLD主要是基于E2PROM或FLASH存

储器编程,编程次数可达1万次,优点是系统断电时编程信息也不丢失。

CPLD又可分为在编程器上编程和在系统编程两类。FPGA大部分

是基于SRAM编程,编程信息在系统断电时丢失,每次上电时,需从

器件外部将编程数据重新写入SRAM中。其优点是可以编程任意次,

可在工作中快速编程,从而实现板级和系统级的动态配置。

⑧CPLD性好,FPGA性差。

⑨一般情况下,CPLD的功耗要比FPGA大,且集成度越高越明

显。

您可能关注的文档

文档评论(0)

guchengyong + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档