组合逻辑电路实验报告.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

组合逻辑电路实验报告

实验目的

1.掌握组合逻辑电路的分析方法与测试方法

2.了解组合电路的冒险现象及其消除方法

实验原理

1.组合电路是最常见的逻辑电路,可以用一些常用的门电路来组合成具有其它功能的门电路。

2.组合电路的分析是根据所给的逻辑电路,写出其输入与输出之间的逻辑函数表达式或真值表,从而确定该电路的逻辑功能。

3.组合电路设计过程是在理想情况下进行的,即假设一切器件均没有延迟效应,但实际上并非如此,信号通过任何导线或器件都需要一段响应时间,由于制造工艺上的原因,各器件延迟时间的离散性很大,这就有可能在一个组合电路中,在输入信号发生变化时,有可能产生错误的输出。这种输出出现瞬时错误的现象称为组合电路的冒险现象(简称险象)。本实验仅对逻辑冒险中的静态O型与1型冒险进行研究。

图6-1:O型静态险象

如图6-1所示电路

其输出函数Z=A+A,在电路达到稳定时,即静态时,输出F总是1。然而在输入A变化时(动态时)从图6-1(b)可见,在输出Z的某些瞬间会出现O,即当A经历1→0的变化时,Z出现窄脉冲,即电路存在静态O型险象。

进一步研究得知,对于任何复杂的按“与或”或“或与”函数式构成的组合电路中,只要能成为A+A或AA的形式,必然存在险象。为了消除此险象,可以增加校正项,前者的校正项为被赋值各变量的“乘积项”,后者的校正项为被赋值各变量的“和项”。

还可以用卡诺图的方法来判断组合电路是否存在静态险象,以及找出校正项来消除静态险象。?

实验设备与器件

1.+5V直流电源

2.双踪示波器

3.连续脉冲源

4.逻辑电平开关

5.0-1指示器

6.CC4011、CC4030、CC4071

实验内容

1.分析、测试用与非门CC4011组成的半加器的逻辑功能

2.分析、测试用异或门CC4030和与非门CC4011组成的半加器逻辑电路

3.分析、测试全加器的逻辑电路

(1)写出图6-5电路的逻辑表达式??

图6-5:由与非门组成的全加器电路

(2)列出真值表

Ai

Bi

Di-1

S

X1

X2

X3

Di

Gi

0

0

0

0

1

0

1

0

0

1

1

0

0

0

1

0

1

1

1

0

1

1

1

1

(3)根据真值表画出逻辑函数Si、Ci的卡诺图

(4)按图6-5要求,选择与非门并接线,进行测试,将测试结果填入下表,并与上面真值表进行比较逻辑功能是否一致。?

Ai

Bi

Di-1

Di

Gi

0

0

0

0

1

0

1

0

0

1

1

0

0

0

1

0

1

1

1

0

1

1

1

1

4.分析、测试用异或门、或非门和非门组成的全加器逻辑电路。

根据全加器的逻辑表达式

全加和Di=(Ai⊕Bi)⊕Di-1

进位Gi=(Ai⊕Bi)·Di-1+Ai·Bi

可知一位全加器可以用两个异或门和两个与门一个或门组成。

(1)画出用上述门电路实现的全加器逻辑电路。

(2)按所画的原理图,选择器件,并在实验箱上接线。

(3)进行逻辑功能测试,将结果填入自拟表格中,判断测试是否正确。

5.观察冒险现象

按图6-6接线,当B=1,C=1时,A输入矩形波(f=1MHZ以上),用示波器观察Z输出波形。并用添加校正项方法消除险象。

六、实验报告

1.整理实验数据、图表,并对实验结果进行分析讨论。

2.总结组合电路的分析与测试方法,对险象进行讨论。

文档评论(0)

wendangku + 关注
实名认证
文档贡献者

最新文档哦

1亿VIP精品文档

相关文档