电子设计原理和技巧.pdfVIP

  • 0
  • 0
  • 约5.15万字
  • 约 37页
  • 2026-02-26 发布于河南
  • 举报

电子设计原理和技巧

1上拉电阻的目的和选择原则

上拉电阻的目的:

1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高

电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

2、OC门电路必须加上拉电阻,以提高输出的高电平值。

3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻(如51)。

4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生

降低输入阻抗,提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰

能力。

6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反

射波干扰。

8、有些总线协议会将一些信号释放为高阻态,但是实际上电路的状态应该事确定的0或1,

所以上拉电阻可以提供一个确定的状态

9、有时候雷击时候会产生浪涌,特别是火车上的车载电视啊等,电源上要加一些保护装置,

如RClamp0504F等能将电压嵌位

10.一般RST,CLK管脚接上拉电阻

选择上拉电阻阻值的原则:

1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。

2、从确保足够的驱动电流,速度快的,考虑应当足够小;电阻小,电流大。

3、对于高速电路,过大的上拉电阻可能边沿变平缓(特别是无源的信号)。

综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。

2常用缩写

TTL——Transistor-TransistorLogic

HTTL——High-speedTTL

LTTL——Low-powerTTL

STTL——SchottkyTTL

LSTTL——Low-powerSchottkyTTL

ASTTL——AdvancedSchottkyTTL

ALSTTL——AdvancedLow-powerSchottkyTTL

FAST(F)——FairchildAdvancedschottkyTTL

CMOS——Complementarymetal-oxide-semiconductor

HC/HCT——High-speedCMOSLogic(HCT与TTL电平兼容)

AC/ACT——AdvancedCMOSLogic(ACT与TTL电平兼容)(亦称ACL)

AHC/AHCT——AdvancedHigh-speedCMOSLogic(AHCT与TTL电平兼容)

FCT——FACT扩展系列,与TTL电平兼容

FACT——FairchildAdvancedCMOSTechnology

3TTL和CMOS电平

1TTL电平:

输出高电平2.4V,输出低电平0.4V。在室温下,一般输出高电平是3.5V,输出低电平是

0.2V。最小输入高电平和低电平:输入高电平=2.0V,输入低电平=0.8V,噪声容限是0.4V。

2CMOS电平:

1逻辑电平电压接近于电源电压,0逻辑电平接近于0V。而且具有很宽的噪声容限。

3电平转换电路:

因为TTL和COMS的高低电平的值不一样(ttl5v==cmos3.3v),所以互相连接时需

要电平的转换:就是用两个电阻对电平分压,没有什么高深的东西。哈哈

4OC门,即集电极开路门电路,OD门,即漏极开路门电路。必须外界上拉电阻和电源

才能将开关电平作为高低电平用。否则它一般只作为开关大电压和大电流负载,所以又叫做

驱动门电路。

5TTL和COMS电路比较:

1)TTL电路是电流控制器件,而coms电路是电压控制器件。

2)TTL电路的速度快,传输延迟时间短(5-10ns),但是功耗大。

COMS电路的速度慢,传输延迟时间长(25-50ns),但功耗低。

COMS电路本身的功耗与输入信号的脉冲频率有关,频率越高,芯片集越热,这是正

常现象。

3)COMS电路的锁定效应:

COMS电路由于输入太大的电流,内部的电流急剧增大,除非切断电源,电流一直在增

大。这种

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档