网站大量收购独家精品文档,联系QQ:2885784924

高速并行结构FFT的FPGA设计论文.doc

  1. 1、本文档共58页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
EDA设计基础实验课程论文 题 目 高速并行结构FFT的FPGA设计 学 院 通信与电子工程学院 专业班级 电子155班 学生姓名 霍守斌 指导教师 大力会 2013年月 日 高速FFT在雷达、通信和电子对抗等领域都有广泛应用,在某些场合要求对踩丫不放速率1GHZ以上的数据进行实时处理。利用FPGA器件的丰富资源采用全并行加流水线FFT算法,可对速率2.9GHZ的采样数据实现实时(数据不堆积)傅里叶变换。这里采用Xilinx公司的器件来对设计进行编译、综合、布局和布线,也可以采用Altera公司的器件来完成本设计。在用VHDL编程是可以用IP CoreGen(IP 核生成器向导)的方法制定DSP模块生成乘法器,用这种乘法器来做碟形,然后用多个碟形来构成FFT运算级,再将多级串联,即可实现FFT核心运算的全并行流水结构。 关键词:FPGA VHDL 碟形 Abstract Speed FFT in radar, communications and electronic warfare and other fields have a wide range of applications, in some cases called for stepped speed 1GHZ Ah hold more data in real-time processing. The use of the rich resources of the FPGA device plus a fully parallel pipelined FFT algorithm, can speed 2.9GHZ real-time sampling data (data not stacked) Fourier transform. Xilinxs devices used here to compile the design, synthesis, place and route, you can use Alteras devices to complete the design. In VHDL programming can be used IP CoreGen (IP core generator wizard) method developed DSP module generates multiplier, multiplier to do with this dish, and then use the disc to form a plurality of FFT operation level, then the multi-tandem, you can achieve full parallel FFT core computing pipeline structure. Keywords: FPGA VHDL dish 目 录 摘 要 I 第1章? 绪论 1 1.1? 研究背景 1 1.1.1 无线通信的发展和现状 1 1.1.2 OFDM通信技术的发展 2 1.1.3 可编程器件的发展 3 1.2? 本文主要内容 3 第2章? OFDM的基本原理及FFT算法 4 2.1? OFDM的基本原理 5 2.1.1 ? OFDM的产生和发展 5 2.1.2 串并变换 6 2.1.3 子载波调制 6 2.1.4? DFT的实现 7 2.2? FFT算法原理? 9 2.2.1 时域抽取法? 9 2.2.2 运算规律 12 2.3 小结 15 第3章? 定点FFT分析 16 3.1 数的定标 17 3.2 仿真模型说明 18 3.3性能仿真 21 3.3.1不同字长仿真 21 3.3.2系统性能仿真? 24 3.4小结? 25 第4章? FFT硬件实现 26 4.1 设计准备 26 4.1.1? VHDL语言简介 26 4.1.2可编程器件简介 27 4.2单蝶形设计方案 29 4.2.1蝶形运算单元设计? 31 4.2.2 地址产生单元设计? 33 4.2.3双口RAM与旋转因子ROM: 35 4.2.6? IFFT设计 37 4.3双蝶形方案设计 38 4.4小结 42 结论 43 参考文献 45 附 录 46 致 谢 49 第1章? 绪论 1.1? 研究背景 在现代通信中,提高频谱利用率一直是人们关注的焦点之一。近几年来,随着通信业务

文档评论(0)

文档分享 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档