- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子发烧友 电子技术论坛
高速遥感卫星信号接口技术的研究与实现
1,2 2 2 2
石璐 ,杨仁忠 ,韦宏卫 ,林波涛
1 中国科学院研究生院 北京 100039
2 中国科学院对地观测与数字地球科学中心 北京 100086
摘要:本文介绍了一种双通道高速遥感卫星信号接口技术的研究与实现。基于 Onsemi 公
司的高速 ECL 电平转换相关芯片以及 Altera 公司等效门数为 25 万门的高速 FPGA
Cyclone 芯片,设计出具有实时信号处理能力的双方向,多方案,多电平标准输出的高速
电平转换器。通过对各种方案的集成实现了多种功能,满足当前和未来遥感卫星信号获取的
要求。
关键字:高速电平转换,ECL,LVDS,实时信号处理,FPGA
中图分类号:TP274 文献标识码:B
Research and Realization of High-Speed Remote Sensing Satellite Data Level
Translator
1,2 2 2 2
Shi Lu , Yang Renzhong , Wei Hongwei , Lin Botao
1 Graduate School of the Chinese Academy of Sciences, Beijing, 100039
2 The Center for Earth Observation and Digital Earth (CEODE), Beijing, 100086
Abstract: The research of dual-channel high-speed remote sensing satellite signal
interfacing is introduced. Based on the high-speed ECL level translating chips of
Onsemi Co. and Cyclone FPGA of Altera Co. whose number of equivalent gates is
0.25M, a dual-direction, multi-scheme, multi-output of different level high-speed
real-time signal processing level translator was designed. By integrating
multi-scheme, the functions were realized, and the requirements of current and
future remote sensing satellite signal receiving were satisfied.
Key Words: High-speed level translating, ECL, LVDS, Real-time signal processing,
FPGA
1 概述:
随着新型遥感卫星技术的快速发展,在数据接收,快速处理和存档等方面对记录系统也
提出了更高的要求。特别是随着遥感卫星探测器技术的发展,越来越多的卫星采用更高的下
行码速率,例如美国 Quick Bird 下行码速率高达 320Mbps,印度 IRS-P6 和欧空局 Envisat-1
卫星的下行码速率也分别达到了 105Mbps 和 100Mbps。如何快速,实时,正确的采集并
处理遥感卫星数据便成为地面接收系统的关键技术之一。[1]
近些年来,越来越多的遥感卫星数据采集系统开始采用 PC 机以及服务器 PCI 总线等高
速总线作为接口,数十万门级甚至逾百万门级的高速可编程控制芯片,特别是 FPGA 作为
核心处理芯片的方案。如何将前端接收设备所采用的传统的 ECL(Emitter-Coupled Logic)
射级耦合逻辑电平转换为 FPGA 所能兼容的 I/O 标准电平,并将
文档评论(0)