- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
深 圳 职 业 技 术 学 院 学 报
2011 年第 3 期 Journal of Shenzhen Polytechnic No.3, 2011
基于 MC145162 的锁相频率合成器的设计
夏继媛,胡启龙
(深圳职业技术学院 电子与信息工程学院, 广东 深圳 518055)
摘 要:提 出一种以单片集成PLL 芯片MC145162为核心,通过ATmega16L单片机对其进行控制来实现锁
相频率合成器的设计方法.探讨了锁相频率合成器的基本原理和工作特性,介绍了MC145162 芯片的内部功能
结构,给出了基于MC145162 的锁相频率合成器的硬件电路结构和软件程序设计方法.经实际测试,锁相效果
良好,结构精简,性能可靠.
关键词:锁相环;频率合成器;MC 145162;AVR 单片机
中图分类号:TD679 文献标识码:B 文章编号:1672-0318 (2011 )03-00 19-05
频率合成技术的发展大致经历了直接模拟频 此芯片采用 CMOS 工艺,它的最高工作频率可达到
率合成 (DAS ),锁相频率合成 (PLL )和直接数 60 MHz ,内部包括充分可编程的接收、发送、参考
[1]
字合成 (DDS )3个阶段 .DAS 尽管有频率转 和辅助参考计数器,它们的存取可以通过一个串行
换快的优点,但是其体积大的弱点无法适应现代 接口与 MCU 连接进行.
系统要求.DDS 工作频率较低但是频率分辨率很
1 频率合成器的硬件设计
高,并且输出的噪声比较大.锁相 (Phase Lock )
技术是一种相位负反馈频率控制技术,该技术在 1.1 频率合成器的结构
锁定时无剩余频差,并具有良好的窄带载波跟踪 对于超短波频率合成器,用于无线收发信设备,
性能和带宽调制跟踪性能,而且对相位噪声和杂 设计为 2 通道频率合成器分别用于发送和接收电
散也具有很好的抑制作用,具有控制灵活、体积 路.将核心电路设计为发射通道和接收通道,此电
小、成本低和输出频率高、频带宽、频谱质量好 路的工作原理就是将 2 套独立 VCO 电路配合锁相
等优点[2, 3] .通过锁相频率合成技术实现的频率源 环芯片 MC145162 ,通过单片机系统控制获得所需
已在通信、电视等领域得了广泛应用. 要的发送和接收频率.因此,我们将发射通道的频
本文采用美国 MOTOROLA 公司生产的 率范围定为:40~60 MHz,接收通道:30~50 MHz ;
MC145162 通用可编程双锁相环 (PLL )芯片, 频道间隔 25 kHz ,如图 1 所示.
图 1 锁相式频率合成器电路框图
收稿日期:2011-01-29
作者简介:夏继媛 (1979-),女,吉林人,讲师,硕士,主要研究方向为嵌入式技术、无线通讯技术.
20 深圳职业技术学院学报 第 10 卷
1.2 压控振荡器电路 (VCO ) 响.我们先固定中周为 16 圈,然后以不同的电容值
如 图 2 所示的电路是一个压控振荡电路 接入电路,然后测试 VCO 的频率范围和振荡幅
(V
文档评论(0)