一种低压LVDS接收器输入级的设计研究.pdfVIP

一种低压LVDS接收器输入级的设计研究.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
维普资讯 胡雄锋,郑学仁:一种低压LVDS接收器输入级的设计研究 文章编号:1006—6268(2008)05—0050—04 一 种低压 LVDS接收器输入级 的设计研究 胡雄锋 。郑学仁 (华南理工大学微电子研究所 ,广州 510641) 摘 要 :轨到轨输入预放大级是LVDS接 收器设计的关键点之一,一般差分放大器只能满足有 限的共模输入范围。结合 LVDS接收器的特点 ,提 出了一种接收器轨到轨输入级的电路设计 。采 用 Chartered0.18btm CMOS工艺和 BSIM3V3模型 ,对 电路进行 了共模扫描 、交流分析和瞬态 分析 ,结果表 明,该输入级 电路在 1.8v电源电压、500Mbps的传输速率下性能良好 。 关键词:LVDS;轨到轨 ;共模 电压;预衰减 电路 ;非线性特性 中图分类号 :TN4 文献标识码 :A TheResearchandDesignofanInputStage forLow-SupplyLVDS Receiver HU Xiong-feng,ZHENG Xue—ren (InstituteofMicroelectronicsofSouthChinaUniversityofTechnology Guangzhou510641,China) Abstract:Rail-to-railinputpreamplifierstageisakeypointinthedesignofLVDSreceiver, commondifferentialamplifiershavealimitedcommonmode nputrange.Thepaper presentsthedesignofaninputstageofLVDSreceiver,andwithChartered0.18Um CMOS processandbasedonBSlM3V3model,analyzesthecircuitbyDC/AC/TRANsimulation,the performanceisdesirablewith1.8Vsupplyvoltageand500Mbpsdatarate. Keywords:low-voltagedifferentialsignaling;rail-to-rail;commonmodevoltage; pre—attenuationcircuit:non—linearcharacteristcs 引 目 平 ,而芯片间I/O接 口的速度 明显跟不上芯片内数 据 的处理速度 ,I/O接 口电路的性能已经成为系统运 随着集成 电路工艺水平的不断进步,当今数字 行速度的瓶颈。同时,为了降低功耗 ,电源 电压不断 芯片数据处理速度越来越快,已经达到数 GHz水 降低 ,减小了接 口信号的噪声容限,使接 口电路设计 变得 更加 困难 。LVDS (1ow—voltagedifferential 50 现代显示AdvancedDisplay May,2008,总第88期 收稿 日期:2008—01—14

文档评论(0)

w4ote + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档