基于ARM920T的嵌入式实时时钟控制系统设计论文打印稿.docVIP

基于ARM920T的嵌入式实时时钟控制系统设计论文打印稿.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕 业 论 文(设计) 题 目:基于ARM920T的嵌入式实时时钟控制系统设计 目 录 1摘要.....................................................................1 2引言 2 2.1.选题依据: 2 2.2ARM9简述 2 3AM920T介绍 3 3.1AM920T介绍 4 3.2ARM的内核简介 4 4 基于ARM920T的嵌入式实时时钟控制系统设计 5 4.1实时时钟在嵌入式系统中的作用 5 4.2S3C2410 的实时时钟单元 6 4.3 设计实现 9 4.4设计过程 11 5.结束语 13 参考文献 15 6.致谢 16 基于ARM920T的嵌入式实时时钟控制系统设计 作 者:李冬冬 指导老师:胡继荣 (湖南信息科学职业学院电子信息系11级嵌入式系统工程,长沙 410151) 摘要:嵌入式系统的硬件部分,包括处理器/微处理器、存储器及外设器件和I/O 端口、图形控制器等。嵌入式系统有别于一般的计算机处理系统,它不具备像硬盘那样大容量的存储介质,而大多使用EPROM、EEPROM 或闪存(Flash Memory )作为存储介质。 从硬件方面来讲,各式各样的嵌入式处理器是嵌入式系统硬件中的最核心的部分。目前嵌入式处理器的寻址空间可以从 64kB 到 16MB,处理速度最快可以达到2000MIPS,封装从 8 个引脚到 144 个引脚不等。 课题通过编程装载测试S3C2410的实时时钟功能,包括时钟滴答功能测试,通过LED显示当前时刻;时间警告功能测试,并通过超级终端显示结果 关键词:AM920T, 嵌入式, 微处理器 一.引言 (一).选题依据: 20世纪90年代后期,嵌入式系统在工业控制、远程监控和数据采集等领域的应用日趋广泛,人们对嵌入式系统的存储容量也提出了较高的要求。因此研制适用于嵌入式系统的大容量、高速率、高可靠性的数据存储系统变得日益重要。 AM920T微处理器以单独的16K字节、64路结合组(set-associative)指令以及数据高速缓存为核心。MaverickCrunch?协处理器更进一步增强了其性能。EP9312的MaverickCrunch引擎是一种先进的混合模式数学协处理器,可大大提高ARM内核的单/双精度整数及浮点处理能力。 具备EP9312的内置型IDE界面,此处理器可直接与硬盘,CD驱动器和DVD驱动器等多种硬件相连,极大地降低系统成本和主板所占空间。 MaverickKey?独特的硬件编程ID是解决网上内容和电子商务安全问题的一个可行方案。互联网安全已逐渐成为通过互联网传送书籍和音乐等数字媒体的重要议题,而传统的软件方法已无法满足安全性的要求。MaverickKey独特的ID为OEM厂商提供了一种利用特定硬件ID的可行办法,比如分配给SDMI (安全数字音乐计划)或其它数字版权管理机制的硬件ID。 3-1实时时钟框架 Register Address R/W Description Reset Value RTCCON 0L) 0B) R/W (by byte) RTC control register 0x0 RTCCON Bit Description Initial State CLKRST [3] RTC clock count reset. 0 = No reset, 1 = Reset 0 CNTSEL [2] BCD count select. 0 = Merge BCD counters 1 = Reserved (Separate BCD counters) 0 CLKSEL [1] BCD clock select. 0 = XTAL 1/215 divided clock 1 = Reserved (XTAL clock only for test) 0 RTCEN [0] RTC control enable.. 0 = Disable 1 = Enable NOTE: Only BCD time count and read operation can be performed. 0 告警控制寄存器 表3-2告警控制器 Register Address R/W Description Reset Value RTCALM 0L) 0B) R/W (by byte) RTC alarm control register 0x0 RTCALM Bit Description Initial State

文档评论(0)

嫣雨流纱 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档