1409数字电子技术7.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
/ 280页题图3-33 解 异步二进制减法计数器 仿真题3-33 由JK触发器组成的电路如题图3-33所示,试判断该电路的逻辑功能为 ( ) A. 同步二进制加法计数器 B. 同步二进制减法计数器 C. 异步二进制加法计数器 D. 异步二进制减法计数器 / 280页题图3-34 仿真题3-34 由D触发器组成的电路如题图3-34所示,试判断该电路的逻辑功能为 ( ) A. 同步二进制加法计数器 B. 同步二进制减法计数器 C. 异步二进制加法计数器 D. 异步二进制减法计数器 / 280页题图3-34 仿真题3-34 由D触发器组成的电路如题图3-34所示,试判断该电路的逻辑功能为 ( ) A. 同步二进制加法计数器 B. 同步二进制减法计数器 C. 异步二进制加法计数器 D. 异步二进制减法计数器 / 281页题图3-35 仿真题3-35 由D触发器组成的电路如题图3-35所示,试判断该电路的逻辑功能为 ( ) A. B. C. D. / 281页题图3-35 仿真题3-35 由D触发器组成的电路如题图3-35所示,试判断该电路的逻辑功能为 ( A ) A. B. C. D. 解 驱动方程 * 讲课时间有限,不尽问题,学员可在课下提问,老师也会尽快解答。 / Gn=Bn Gi=Bi+1⊕Bi * 教科书: 张炳达,注册电气工程师执业资格考试专业基础考试复习教程,天津大学出版社,2013年 参考书1:元增民,模拟电子技术,修订版,清华大学出版社2013 参考书2:元增民,数字电子技术讲义,长沙大学(电子稿) 模拟电子技术与数字电子技术 制作:元增民 1409期主讲人:元增民 / 注册电气工程师专业基础考试 / 3.6.1 时序逻辑电路的特点及组成 3.6.2 时序逻辑电路的分析方法 3.6.3 计数器 3.6.4 寄存器 3.6.5 序列信号发生器 第3章 数字电子技术(6) 3.6 计数器 * / 3.6.1 时序逻辑电路的特点及组成 1. 时序逻辑电路的特点:输出不仅决定于输入,而且与若干个输入信号所施加的顺序即历史状态有关。 2. 时序逻辑电路的组成(描述) 1) 驱动方程(激励方程) 触发器的控制端J、K、D、T与其他参量的函数关系,很简单时可默认不写。 J,K,D,T=f(Qn,X) 2) 状态方程 将触发器特征方程改造而成的触发器的次态输出Qn+1与现态输出Qn的关系。 Qn+1=f(Qn,J,K,D,T) 3) 输出方程 电路最终输出与触发器输出Qn的关系。 Y=f(Qn,X) 三种方程中,驱动方程、状态方程最重要,输出方程往往可以不要,因为电路简单时,触发器的输出Qn一般就是电路的最终输出。 * / 3.6.2 时序逻辑电路的分析方法 1) 分析电路的组成 2) 根据电路写出三个方程 3) 列出状态转换真值表和状态表 画出状态转换图 5) 描述电路逻辑功能 * / 3.6.3 计数器 计数就是累计脉冲的个数。 计数器分类很多,以下是最常见的几种分类。 按照计数脉冲引入方式分类 同步计数器:计数脉冲CP同时施加到组成计数器的每位触发器; 异步计数器:计数脉冲CP只施加到当做计数器个位的那个触发器; 按照计数目的分类 加法计数器 减法计数器 可逆计数器,在一个控制信号作用下,可以加法计数,也可以减法计数。 按照计数进位制分类 二进制 十进制 任意进制 实现任意进制计数的方法 置数法 2. 反馈归零法 / 例3.6-3 四位异步二进制计数器 256页图3.6-3 / 计数器输出端一般以Qn表示,n=0,1,2,3……。常规排列遵循数字书写习惯,即高位在左、低位在右。例如4位二进制,在图纸上常规排列就从左到右写成 Q3 Q2 Q1 Q0 这样的

文档评论(0)

leidian4835 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档