- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
通信工程毕业答辩设计.ppt
基于USB2.0的多路数据 传输系统设计 学生姓名:XXX 专业班级:通信0701 指导教师:XXX 教授 论文结构 设计任务 1.绪论 (1) 1. 绪论 (2) 1.绪论 (3) 2.USB系统概述 (1) 2.USB系统概述 (2) 2.USB系统概述 (3) 3.系统软件设计 (1) 3.系统软件设计 (2) 3.系统软件设计 (3) 3.系统软件设计 (4) 3.系统软件设计 (5) 3.系统软件设计 (6) 3.系统软件设计 (7) 3.系统软件设计 (8) 3.系统软件设计 (9) 4.系统调试 (1) 4.系统调试 (2) * * 绪论 USB系统概述 系统软件设计 系统结果调试 结论 重点 熟悉硬件编程语言,VHDL或者Verilog 实现对USB2.0芯片CY7C68013 正确的功能配置 编写下位机(FPGA)端VHDL或Verilog控制代码实现USB2.0的实时控制 什么是USB? USB(Universal Serial Bus,通用串行总线)是一种应用在计算机领域的新型接口技术,使用灵活、传输速率高,是计算机与外围设备连接的一种标准接口。在PC机以及工程实践中应用十分广泛。 USB接口的应用 低速:用于交互设备,如键盘、鼠标、输入笔、游 戏外设、虚拟现实外设等 全速:用于电话、音频信号传输,如ISBN、PBX、POTS、音频等 高速:用于视频、磁盘设备 USB的特点 热插拔 即插即用 共享式接口 接口体积小 节省系统资源 可靠性高及使用灵活 成本低及兼容性 USB设备 USB线 USB主机 下行通信 上行通信 图中所示为:简单的USB系统 USB总线接口 USB逻辑设备 功能软件 客户软件 USB系统软件 USB总线接口 实际通信流 逻辑通信流 功能层 USB设备层 USB总线接口 主机 互连 USB设备 USB的分层 实现USB设备的特定功能,如传照片、打印文档等 为USB分配地址、读取其配置描述符 实现了主机和USB设备间数据的实际传输 USB通信要件 端点 管道 传输类型 传输的接收点或者发出点 设备端点和主机控制器之间的连接 控制传输、中断传输、块传输、同步传输 USB2.0控制 器芯片 CY7C68013 PC机 FPGA 系统设计框图 USB 收发器 FIFO 端点缓冲 Slave FIFO 控制器 外 部 逻 辑 主 机 8051固件 FX2芯片 CY7C68013的Slave FIFO传输示意图 信号产生模块 FIFO存储器 选择器 分频器 FPGA控制器 FPGA内部框图 该部分是本次设计的重点 框图中的各个模块都是由VHDL程序实现 测试信号源产生模块 clk wr rd 双口RAM 写地址计数器 读地址计数器 数据满标志 数据空标志 Data_out Data_in Full empty Rd_clk Rd_en rst Wr_clk Wr_en 异步FIFO存储器结构 选择器模块 FPGA控制器模块 分频器模块 Clk:为输入的时钟信号,该信号同时用于FIFO的写时钟信号。 clk_out:输出信号,该信号用于FIFO存储器的读时钟信号。 CY7C68013的固件程序 Slave FIFO模式的初始化 USB设备描述符的功能配置 设置8051时钟 端点的工作状态 设备(Device)描述符 配置(Configuration)描述符 接口(Interface)描述符 端点(Endpoint)描述符 FPGA的整体模块原理图 *
您可能关注的文档
最近下载
- 浙美版六年级上册美术全册教案 .pdf
- T∕CIECCPA 026-2023 钢铁生产企业碳排放管理平台技术规范.pdf
- 2025年氢能电池在叉车替代方案的经济性分析报告.docx
- 2.2《我愿意是急流》课件(共39张PPT)中职语文高教版基础模块上册.pptx VIP
- 2025-2026学年小学英语一年级上册粤教版(2016)教学设计合集.docx
- 神奇的DLP3D打印技术在口腔齿科的应用.docx VIP
- 输尿管结石教学查房.pptx VIP
- 在线网课学习课堂《俄罗斯文化艺术赏析(北京联合大学 )》单元测试考核答案.pdf VIP
- 2025年8月份党支部支委会会议记录.docx VIP
- 金蝶食品饮料行业数字化转型白皮书.pdf VIP
原创力文档


文档评论(0)