08EE06实验报告4(有限状态机的硬件描述语言设计方法).docVIP

08EE06实验报告4(有限状态机的硬件描述语言设计方法).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电 子 设 计 自 动 化 实 验 信息学院 班级 第 批 实验台编号 姓名 学号 实验名称 实验四、有限状态机的硬件描述语言设计方法 实验设备 (1)EDA实验箱(EP2C5T144C),(2)计算机,(3)EDA软件(QuartusII) 实验目的 熟悉用硬件描述语言(VHDL)设计一般的状态机,通常包含的几个基本部分; 掌握用硬件描述语言(VHDL)设计Moore型和Mealy型有限状态机的方法; 了解状态机在信号输出方式、结构方式、状态表达方式和编码方式的差异; 学习用状态机实现序列检测器的设计,并对其进行仿真和硬件测试。 实验内容 说明例8-11的代码表达的是什么类型的状态机,它的优点是什么?** 利用QuartusII对例8-11进行文本编辑输入、仿真测试并给出仿真波形,了解控制信号的时序;** 对例8-11进行引脚锁定并用EDA实验箱完成硬件测试实验;** 根据例8-11写出由两个主控进程构成的相同功能的符号化Moore型有限状态机,画出状态图,并给出其仿真测试波形。 实 验 报 告 要 求 根据以上的实验内容写出实验报告,包括设计原理、程序设计、程序分析、仿真分析、硬件测试和详细实验过程。 状态机的类型: ; 优点: ; 例8-11的Moore型状态图: 实验记录: 仿真分析(目标芯片型号 ;最高工作频率 MHz,资源使用 个LCs, 个I/O;) 例8-11的仿真测试波形: 硬件验证:硬件测试电路结构图号 ; 实验箱编号 ,目标芯片型号 ; 序列检测器引脚锁定表 模块引脚名称 CLR CLK DIN AB[3] AB[2] AB[1] AB[0] 结构图的元件名 结构图的信号名 芯片引脚号配置 芯片适配结果 验证结果: 思考题: 详述例8-11的功能和对序列数检测的逻辑过程。 如果待检测预置数必须以右移方式进入序列检测器,如何修改原设计,并给出测试方案。 签名: 注:标注“**”的内容为必须完成,其他为选作内容。 完成时间:200 年 月 日 08EE06实验报告4(有限状态机的硬件描述语言设计方法)6/17/2009

文档评论(0)

***** + 关注
实名认证
文档贡献者

本账号下所有文档分享可拿50%收益 欢迎分享

1亿VIP精品文档

相关文档