基于FPGA的三角形光栅化模块.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第34卷 第22期 计 算 机 工 程 2008年 11月 November2008 If.34 ?vo.22 ComputerEngineering ·工程应用技术与实现 · 文章编号:l000—3l42剐2008)22—0242—03 文献标识码:A 中图分类号:TP391.41 基于FPGA的三角形光栅化模块 黄 锐,付宇卓,赵 峰 (上海交通大学微 电子学院,上海 200240) 摘 要:针对如何使用硬件实现三角形光栅化,提高三角形光栅化速度,提出一种集裁减与填充于一体的三角形光栅化算法。在算法中扫 描与采样算法相互独 ,可以根据不同应用替换相应的采样算法。使用基于XilinxVirtex2PXC2VP30的FPGA平台的硬件方法实现了该 算法。实验结果表明,在FPGA板 |=实际运行时,约 1500ns就可以光栅化一个边长为5像素的等边三角形。 关健词:光栅化;图形学;FPGA板 FPGA—basedTriangleRasterizationM odule HUANG Rui.FU Yu.zhuo.ZHAO Feng (SchoolofMicro—electronics,ShanghaiJiaotongUniversity,Shanghai200240) [Abstract]Basedonhowtorealizetrianglerasterization.andenhancethespeedoftrianglerasterization,atrianglerasteralgorithm which integratesclippingandfillingispresented Thescanandsamplealgorithm isindependentinthisalgorithm.Thedifflerentsamplealgorithmscanbe used in differentapplications The algorithm isrealized on Xilinx Virtex 2P XC2VP30 FPGA.The experimentalresults show thatthe implementationcanrasteratriangle(anequilateraltrianglewhichedges5pixels)inabout2500ns [Keywords!raster:graphics;FPGA 1 概述 三角形光栅化是计算机图形系统中的重要部分,许多复 杂图形都是分解为多个三角形来显示的。文献 1【.31提出了一 些三角形光栅化的方法,但是三角形光栅化仍然需要处理大 … 量的像素点,同时也需要大量的计算。如果使用软件来处理 (』 -14J 三角形光栅化,会造成CPU的大量开销。 fY1,¨1 另一方面,现代微电子工艺、技术、设计方法的不断发 图1 三角形扫描区域 展,使得使用 FPGA硬件实现三角形光栅化成为可能 。文 献5【—61提出了嵌入式图形系统的设计方法,并使用硬件实现

文档评论(0)

jingpinwedang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档