PCI总线高速连续采集控制逻辑研究.pdfVIP

PCI总线高速连续采集控制逻辑研究.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PCI总线高速连续采集控制逻辑研究.pdf

己口口g|年]月 理论与方法 第己吕卷第]期 PCI总线高速连续采集控制逻辑研究 代云启李智 (桂林电子科技大学电子工程学院桂林541004) FPGA器件为本地控制器的PCI总线高速连续数据采集系统的实现方法,详细分析了高速连续采集的硬件系统结构,重点对 PCI本地总线接口时序做了深入研究,采用VerilogHDL硬件描述语言。引入有限状态机技术,设计实现了PCI从模式单周期 与突发周期访问相兼容的逻辑控制程序。最后通过实验验证该方法的有效性。 关键词:PCIIFPGA;连续采集;有限状态机 中圈分类号:TP332文献标识码:A Researchonthecontrolofcontinuous logic high basedonPCIbus speedacquisition LiZhi DaiYunqi ofElectronic (College Engineering,GuilinUniversityofElectronic 541004,China) Technology。Guilin methodofcontinuous data Bus Abstract:A basedonPcI is inthis implementation Kghspeedacquisition proposedpaper todealwiththe ofeontinuOUS datatransmissioninthe ofdata theF】PGA problem hi【ghspeed system acquisitionthrough 鹊thelocalcontrolleronthebasisofthePCIinterfaeePCI9054and databuffer chip speedasynchronousF环D(first high in 011thestructureof firstout).Withdetailed hardware researchonthe scheduleofPCI analysis system.further timing localBusis madeinthe the offinitestate introducing machine(FSM)inHard particularly paper。by technology Verilog realizethecontrolof PCI andPCI DescriptionLanguage(HDL)tO logiccompatibleTargetSingle-Cycle’Write

文档评论(0)

wuyouwulu + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档