用FPGA实现数字波束形成.pdfVIP

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
用FPGA实现数字波束形成 钱新波 inx l FPGAXC4000系列的结构和性能,并介绍 摘要:本文介绍了Xi 了用此类芯片进行数字波束形成芯片的设计,展示了FPGA在DSP领域的广 阔应用前景. 一引言 进入90年代以来,微电子技术和半导体工艺有了突飞猛进的发展, 集成电路从中小规模逐渐向大规模、超大规模发展.产品的更新周期越来 越快,功能越来越强,体积越来越小.现场可编程门阵列(FPGA)具有高 逻辑密度和通用性,又有用户可编程特性,相对专用集成电路(ASlc)而 言开发成本小,更可现场重新配置,大大增强了设计灵活性和适应性. 数字波束形成技术是现代信号处理的关键技术,是相控阵雷达、声纳 、医学成像等系统的主要运算单元.基于SRAM的FPGA芯片,极其适合乘 nxXC4000 累加、FFT及各种滤波器等DSP算法的设计.本文介绍了X 系列FPGA的结构和性能,用此类芯片成功地完成了数字波束形成(DBF) 系统的设计,展示了FPGA在数字信号处理技术中,尤其是在研发阶段有着 广阔的应用前景. 二xilinx FPGA及设计工具 xi1 inx 结构由三类可配置单元阵列组成:cLB一可配置逻辑块;10B一输人输出模 块;连线资源.XC4000系列器件是第~批带有RAM的用户可编程器件,每 6 x 个CLB有一选项可使内部的查表存储器作为12或32×1bit阵列的读 写存储单元,XC4000E系列的片内RAM更可配置成沿触发的同步模式. XC4000系列内部的三个函数发生器,可实现多达9变量的任意布尔函 数:存储单元是带有共用时钟和使能输人的D触发器:包含了专甩的快速 进位逻辑,提高了加减、累加、计数和比较器的效率:全局时钟线提供高 速低扭曲时钟:内部三态总线增加了面向总线设计的功能;宽沿边译码器 可实现多输人与函数,不耗费其它布线和逻辑资源.作为Xilinx第三代 FPGA,XC4000E系列器件还具有PCI适应性,函数发生器应用更灵活,速 度更快,同步系统时钟率可达66MHz,连线资源也更丰富. Viewlogic公司的WorkviewOffice是一套完整在WindosNT和Windos ·263· 的FFGA产品进行设计,可用原理图输入方式和VIt/)L等硬件描述语言进行 1 lance软件完成对 设计输入,两种方式也可混合嵌套使用.与其配套的A1 xil inx器件的设计实现,产生位流文件,用于配置FPGA器件. 整个设计的流程如下图: Workview Omce Alliance.., 圈1 FPGA设计流程 三DBF芯片的设计 数字波束形成(DBF)是现代信号处理的关键技术,在相控阵雷达、 声纳和医学成像等领域中应用广泛.波束形成是基阵在空间上抗噪声和混 响场的~种处理过程,其主要且的是定向.实现数字波束形成要经过一系 列加权和对空间各阵元信号求和的过程,即: = y 4} 。∑Ⅲ ·264· -L 其中A。为权系数,在运算中相对固定:X。为接收的阵元信号A/O 变换后的

文档评论(0)

whl005 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档