第2章 可编程逻辑器件可编程逻辑器件.pptVIP

第2章 可编程逻辑器件可编程逻辑器件.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章 可编程逻辑器件可编程逻辑器件

可编程逻辑器件PLD(Programmable Logic Device)是从20世纪70年代发展起来的一种允许用户配置的集成逻辑器件。可编程器件PLD与专用集成电路ASIC(Application Specific IC)相比较,因其具有成本低、使用灵活、设计周期短、可靠性高等特点,极大促进数字集成电路的发展。 2.1 简单PLD的基本结构 数字电路系统包含有两类数字电路: 一类是组合逻辑电路: 其特点是任一时刻的输出信号状态仅取决于当前的输入信号状态; 另一类是时序电路: 它由组合逻辑电路和存储逻辑电路两部分组成。 其特点是任一时刻的输出信号状态不仅取决于当时的输入信号状态,而且还取决于电路原来的信号状态。 在数字系统中,根据布尔代数的知识,可知任何组合逻辑函数都可以用与或表达形式描述,也即可用“与门-或门”两种基本门电路实现任何组合逻辑电路,而任何时序逻辑电路又都是由组合逻辑电路加上存储元件(触发器)构成的。 可编程电路结构 由输入处理电路、与阵列、或阵列、输出处理电路等四种功能部分组成,其基本结构如图2-1所示。 可编程电路结构 与阵列和或阵列 是电路的主体,其功能主要是用来实现组合逻辑函数。 输入处理电路 是由输入缓冲器组成,其功能主要是使输入信号具有足够的驱动能力并产生输入变量的原变量以及反变量两个互补的信号。 输出处理电路 主要是由三态门寄存器组成,其功能主要是提供不同的输出方式,可以由或阵列直接输出(组合方式),也可以通过寄存器输出(时序方式)。 20世纪70年代初期的PLD主要是: 可编程只读存储器PROM(Programmable Read Only Memory) 可编程逻辑阵列PLA(Programmable Logic Array)。 在PROM中,与门阵列固定,或门阵列可编程, PROM只能实现组合逻辑电路;在组合逻辑函数的输入变量增多时,PROM的存储单元利用率比较低;PROM的与阵列采用的是全译码,产生了全部最小项;PROM是采用熔丝工艺,只可一次性编程使用。 可编程逻辑阵列PLA是对PROM进行改进而产生的。在PLA中,与门阵列和或门阵列都是可编程,其阵列结构如图2-4所示。虽然PLA的存储单元利用率相对较高,但是其与阵列和或阵列都是可编程,造成软件算法复杂,运行速度大幅下降;并且该器件依然是采用熔丝工艺,只可一次性编程使用。 20世纪70年代末期,MMI公司率先推出可编程阵列逻辑PAL(Programmable Array Logic)器件。 在PAL中与门阵列是可编程的,而或阵列是固定的,其阵列结构如图2-5所示。虽PAL具有多种输出和反馈结构,为逻辑设计提供一定的灵活性,但是不同的PAL器件具有独立的、单一性的输出结构,从而造成 PAL器件的通用性比较差;此外,PAL器件仍采用熔丝工艺,只可一次性编程使用。 20世纪80年代中期,Lattice公司在PAL的基础上,设计出了通用逻辑阵列GAL(Generic Array Logic)器件, GAL在阵列结构上保留了PAL的与阵列可编程、或阵列固定的结构。 GAL首次采用了CMOS工艺,使得GAL具有可以反复擦除和改写的功能,彻底克服了熔丝型可编程器件的只能一次可编程问题。在GAL的输出结构上采用输出逻辑宏单元OLMC(Output Logic Macro Cell)电路,而输出逻辑宏单元OLMC设有多种组态,可配置成专用组合输入、专用组合输出、组合输出双向口、寄存器输出、寄存器输出双向口等等,从而为逻辑设计提供了更大的灵活性。 2. 2 CPLD的基本结构 CPLD复杂可编程逻辑器件,是在20世纪80年代中期从PAL和GAL器件发展出来的器件,其结构与PAL和GAL器件基本相同,由可编程的与阵列、固定的或阵列、输入处理电路和输出处理电路组成。但是CPLD扩充了一个全局共享的可编程与阵列,把多个宏单元连接起来,并增加了I/O控制模块的数量和功能。 可编程逻辑器件概述   可编程逻辑器件是指可以通过编制硬件描述程序实现预定的逻辑功能的电子器件。FPGA(现场可编程门阵列)与CPLD(复杂可编程逻辑器件)是目前应用较广泛的两种可编程逻辑器件,它们是在PAL和GAL等逻辑器件的基础之上发展起来的。FPGA/CPLD的规模比PAL和GAL器件大得多,可以替代几十甚至几千块通用IC芯片。这样的FPGA/CPLD实际上就是一个子系统部件。   CPLD通常基于乘积项(product-term)技术,采用EEPR

文档评论(0)

xiaolan118 + 关注
实名认证
文档贡献者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档