- 1、本文档共44页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
思考题:设计一个模为6的计数器 解答: ①根据要求,画出状态图 Q2Q1Q0 /CO 000 /0 001 /0 010 /0 011 /0 100 /0 101 /1 读一读 —— 同步时序电路的设计 例题:设计一个模为6的计数器 解答: ②根据状态图,画出卡诺图,得到状态方程 × × 0 1 0 1 0 0 Q2 Q1 Q0 n n n 00 01 11 10 0 Q2 n+1 × × 0 1 1 0 0 1 00 01 11 10 1 Q2 n 1 0 Q0 n+1 Q1 Q0 n n × × 0 0 1 0 1 0 Q2 Q1 Q0 n n n 00 01 11 10 1 0 Q1 n+1 × × 1 0 0 0 0 0 Q2 Q1 Q0 n n n 00 01 11 10 1 0 CO 读一读 —— 同步时序电路的设计 例题:设计一个模为6的计数器 解答: ②根据状态图,画出卡诺图,得到状态方程、输出方程 ③确定触发器类型,得出驱动方程 读一读 —— 同步时序电路的设计 例题:设计一个模为6的计数器 解答: 选择JK触发器结合其特征方程,得出驱动方程 同理: ④根据驱动方程、输出方程,画出逻辑电路图 读一读 —— 同步时序电路的设计 例题:设计一个模为6的计数器 解答: FF2 1J 1K C1 Q2 FF1 1J 1K C1 Q1 FF0 1J 1K C1 Q0 1 ≥1 ≥1 & & & CP CO ⑤检查电路是否具有自启动功能 读一读 —— 同步时序电路的设计 例题:设计一个模为6的计数器 解答: Q2Q1Q0 /CO 000 /0 001 /0 010 /0 011 /0 100 /0 101 /1 110 /0 111 /1 具有自启动功能! 若所分析和设计的同步时序电路不具有自启动功能,那么这种电路的设计是不完善的,在使用过程中由于外界因素的干扰,使得电路进入死循环,从而使电路不能正常工作,计数器不能正常计数。解决时序电路自启动问题有以下两种方法: (1)通过修改逻辑来实现,通过重新设计电路的结构来解决。 (2)通过上电复位电路来实现。 * 在线教务辅导网: 教材其余课件及动画素材请查阅在线教务辅导网 QQ:349134187 或者直接输入下面地址: 第十一讲 4课时 数字逻辑电路 测试与设计 P3M2 简单计数器的测试 读一读 —— 时序逻辑电路概论 时序逻辑电路的结构模型 X Z Q W 组合电路 存储电路 外部输入信号 外部输出信号 驱动信号 状态信号 P3M2 简单计数器的测试 读一读 —— 时序逻辑电路概论 时序逻辑电路的结构模型 描述时序逻辑电路的三个方程: ※ 输出方程: Z(tn)=F[X(tn),Q (tn)] ※ 驱动方程: W(tn)=G[X(tn),Q (tn)] ※ 状态方程: Q(tn+1)=H[W(tn),Q (tn)] P3M2 简单计数器的测试 读一读 —— 时序逻辑电路概论 时序逻辑电路的特点 任一时刻电路的输出信号不仅取决于当前的输入信号,而且还取决于电路原来的状态。 时序逻辑电路的分类 根据存储单元的状态改变是否在统一的时钟脉冲控制下同时发生来分:同步时序电路;异步时序电路。 P3M2 简单计数器的测试 读一读 —— 时序逻辑电路概论 MSI构成的时序电路——计数器 计数器功能:统计输入脉冲的个数。 计数器除了直接用于计数外,还可以用于定时器、分频器、程序控制器、信号发生器等多种数字设备中。 计数器分类: A:同步计数器;异步计数器。 B:二进制计数器;非二进制计数器。 C:加法计数器;减法计数器;可逆计数器。 P3M2 简单计数器的测试 做一做 项目:计数器(一)的逻辑功能测试 测试电路: 如图所示,图中触发器为74LS74 5V 5V CP脉冲输入 输出 P3M2 简单计数器的测试 做一做 项目:计数器(一)的逻辑功能测试 测试电路: 如图所示,图中触发器为74LS74 测试步骤: ① 按照图接好电路。 ② 检查接线无误后,打开电源。 ③ 首先将两个触发器的输出状态都置为0状态。将1CP ③脚接手动时钟输入端。记录四个时钟脉冲上升沿到时,两个触发器状态的变化,画出状态转移图。 结论:输出2Q1Q的状态变化是 → → → → 。输入个脉冲后,状态重复。我们称这样的计数器为 (二/四)进制计数器,又由于两个触发器的CP脉冲不是接在一起的
您可能关注的文档
- 新数学文化 教学课件 薛有才 编著 0.序: 数学与文化.ppt
- 新数字电路 第2版 教学课件 刘勇 第3章 组合逻辑电路.PPT
- 新数字电路 第2版 教学课件 刘勇 第4章 触发器.PPT
- 新数字电子技术 教学课件 曾晓宏 第6章 时序逻辑电路.ppt
- 新数字电子技术 教学课件 王秀敏主编5 5.5.ppt
- 新数字电子技术 教学课件 张惠荣 第二章.ppt
- 新数字电子技术基础 教学课件 赵莹CH2 CH2.7.PPT
- 新数字电子技术基础 教学课件 赵莹CH4 CH4.4.ppt
- 新数字电子技术基础 教学课件 赵莹CH5 CH5.6.ppt
- 新数字电子技术基础 教学课件 赵莹CH6 CH6.3.ppt
- 新数字逻辑电路测试与设计电子教案 第四讲卡若图化简及组合逻辑电路分析(4课时).ppt
- 新数字逻辑电路测试与设计电子教案 第五讲组合逻辑电路设计及竞争冒险(4课时).ppt
- 新数字逻辑电路测试与设计电子教案 第一讲(4课时).ppt
- 新数字逻辑电路测试与设计电子教案 课前放映.ppt
- 新数字逻辑设计与VHDL描述 第2版 教学课件 徐惠民 安德宁第八章 第八章.ppt
- 新数字逻辑设计与VHDL描述 第2版 教学课件 徐惠民 安德宁第二章 第二章.ppt
- 新数字逻辑设计与VHDL描述 第2版 教学课件 徐惠民 安德宁第九章 第九章.ppt
- 新数字逻辑设计与VHDL描述 第2版 教学课件 徐惠民 安德宁第六章 第六章.ppt
- 新数字逻辑设计与VHDL描述 第2版 教学课件 徐惠民 安德宁第七章 第七章.ppt
- 新数字逻辑设计与VHDL描述 第2版 教学课件 徐惠民 安德宁第三章 第三章.ppt
文档评论(0)