新数字电子技术 教学课件 王秀敏主编5 5.5.pptVIP

新数字电子技术 教学课件 王秀敏主编5 5.5.ppt

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
在线教务辅导网: 教材其余课件及动画素材请查阅在线教务辅导网 QQ:349134187 或者直接输入下面地址: 5.5 加法器 5.5.1 一位加法器 一、半加器 半加器:只考虑了两个加数本身,而没有考虑由低位来的进位(或者把低位来的进位看成0)。 半加器电路 半加器真值表 0 0 1 0 1 0 0 1 0 0 0 1 1 0 1 1    由真值表得到逻辑表达式为 画出逻辑图 逻辑符号 半加器是由一个异或门和一个与门组成的。 二、全加器 下面给出了用基本门电路实现全加器的设计过程。 (1) 列出真值表 1 1 1 1 1 1 0 1 0 1 1 0 1 1 0 0 1 1 0 0 1 0 0 1 1 0 1 0 0 1 0 1 0 1 0 0 0 0 0 0 (2) 画出 的卡诺图 (3)由卡诺图写出逻辑表达式为 如用代数法,其逻辑表达式为 即 (4)画出逻辑图 逻辑符号 5.5.2 多位加法器 一、串行进位加法器 串行进位方式是将低位全加器的进位输出端CO 接到高位全加器的进位输入端CI,就构成了串行进位的多位加法器了。 二、超前进位加法器 由于串行进位加法器的进位信号是逐级传输,其速度受到进位信号的限制,可采用超前进位方式来解决这个问题。 全加器的逻辑表达式为 定义两个中间变量 和 : 第一种情况:当 时, ,由 ,得 ,称 为产生变量,即产生进位。 第二种情况: 当,且 时,得 ,产生进位。 全加器进位端 的逻辑表达式用 、 表示为: 对于一个四位超前进位全加器,由上式可得各位进位信号的逻辑表达式为: 四位二进制的加数; 四位二进制的被加数; 四位二进制和数的输出端; 最低位进位信号输入端; 第四位进位信号输出端; 5.5.3 加法器的应用 例1 试用超前进位加法器 设计一个代码转换电路,将余3码转换为十进制代码的 码。 解:以余3码为输入,8241BCD码为输出,可列出真值表 1 0 0 1 0 0 1 1 0 0 0 1 1 1 0 1 1 1 1 0 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 0 0 0 1 0 0 1 0 1 1 1 0 1 1 0 0 0 1 1 0 0 1 0 0 1 0 1 0 1 0 0 0 0 0 1 0 0 0 0 0 1 1 0 0 Y1 Y2 Y3 Y4 从表中可看出如将余3码减3,即可得 这样用一片 可完成余3码到 码的转换电路 例2 试用超前进位加法器74LS283设计一个实现四位二进制数的加/减运算电路。 解:设 被加数/被减数 和数/差数 加数/减数 由图可知,当P=1时, ,并与最低位的进位输入端 相加,实现了减法运算;当P=0时, ,实现了加法运算。

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档