《微电子系统CHAP4P4》.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《微电子系统CHAP4P4》.ppt

CHAPTRUE 4 PART 4 锁存器与触发器 —— 是大多数时序电路的基本构件 锁存器(Latch) 根据输入,直接改变其输出(无使能端) 有使能端时,在时钟信号的有效电平之内都可根据数据直接改变其输出状态 触发器(Flip-Flop,F/F) 只在时钟信号的有效边沿改变其输出状态 锁存器与触发器 *S-R锁存器 *具有使能端的S-R锁存器 D锁存器 边沿触发式D触发器 具有使能端的边沿触发式D触发器 扫描触发器(SCAN D-FF) 边沿触发式J-K触发器 T触发器 S-R锁存器的功能描述 S-R锁存器的功能描述 S-R锁存器的动作特点 输入信号在全部有效电平内,都能直接改变锁存器的状态(直接置位-复位触发器) 输入端需遵守约束条件 抗干扰能力最低 当S=R=1,然后同时取消时 S和R端输入信号脉冲宽度过小 S和R端输入信号同时取反 具有使能端的S-R锁存器 D锁存器 D锁存器的功能描述 利用COMS传输门的D锁存器 利用COMS传输门的D锁存器 利用COMS传输门的D锁存器 触发器 只在时钟信号的边沿改变其输出状态 触发器 从功能上分 D触发器、S-R触发器、J-K触发器、T触发器 从结构上分 主从结构触发器、边沿触发器 其他类型触发器 带使能端的触发器、扫描触发器 施密特触发器、单稳态触发器 D触发器 触发器的应用 D触发器的定时参数 传播延迟(CLK?Q) 具有预置和清零端的正边沿D触发器 负边沿触发的D触发器 具有使能端的D触发器 扫描触发器 边沿J-K触发器 动态参数 —— 保证触发器在工作时能可靠翻转 锁存器的动态参数 输入信号宽度:tW ≥ 2tpd 传输延迟时间: tPLH / tPHL 从输入信号到达,到触发器输出新态稳定建立 与非:tPLH = tpd 、tPHL = 2tpd 或非:tPLH = 2tpd 、tPHL = tpd 说明: tpd表示一个门的延迟时间 触发器的动态参数 建立时间 tset 输入信号应先于时钟信号到达的时间 保持时间 thold 时钟信号到达后,输入信号需要保持的时间 最高时钟频率 fmax 为保证触发器可靠翻转,时钟脉冲必须满足的参数 传输延迟时间 tpHL/tpLH 从时钟脉冲触发边沿算起,到触发器建立起新状态 锁存器和触发器 SSI锁存器和触发器 开关消抖 总线保持电路 多位锁存器和寄存器 4位寄存器74x175 8位寄存器 计数器类电路 模(modulus):循环中的状态个数 模m计数器(又称 m分频计数器) n位二进制计数器 同步二进制加法计数器 同步计数器 有使能端的同步计数器 有使能端的同步计数器 同步二进制加法计数器 4位二进制计数器74x163 4位二进制计数器74x163 其它MSI计数器 74x160、74x162 1位十进制(BCD)加法计数器(异、同步清零) 其它MSI计数器 74x169 可逆计数器 二进制计数器状态的译码 任意模值计数器 利用SSI器件构成 —— 时钟同步状态机设计 利用MSI计数芯片构成 —— 利用n位二进制计数器实现模m计数器 分两种情况考虑: m 2n m 2n 用4位二进制计数器74x163实现模11计数器 用4位二进制计数器74x163实现模11计数器 74x163用作余3码计数器 计数器的级联 模m计数器( m 2n) 先进行级联,再整体置零或预置数 例:用74x163构造模193计数器 两片163级联得8位二进制计数器(0~255) —— 采用整体清零法,0~192 —— 采用整体预置数法,63~255 256-193=63 (P512图8-40) 若 m 可以分解:m = m1?m2 分别实现m1和m2,再级联 移位寄存器(shift register) MSI移位寄存器 4位通用移位寄存器74x194 4位通用移位寄存器74x194 通用移位寄存器 移位寄存器计数器 移位寄存器型计数器 环型计数器 扭环计数器(Johnson Counter) 自校正设计 利用通用寄存器74x194实现环形计数器 利用通用寄存器74x194实现扭环计数器 线性反馈移位寄存器(LFSR)计数器 串/并转换 清零法 S0 S1 S2 S3 S4 S12 S11 S10 S9 S8 S7 S6 S5 S13 S14 S15 计数到1010时, 利用同步清零端 强制为0000。 —— m2n 情况 清零法 计数到1010时, 利用同步清零端 强制为0000。 —— m2n 情况 用4位二进制计数器74x163实现模11计数器 CLK Q0 Q1 Q2 Q3 思考: 如果是74x161 (异步清零) 可以这样连接吗?

文档评论(0)

ycwf + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档