- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字电子钟》.doc
课 程 设 计 任 务 书
1.设计目的: 1)综合运用所学的理论知识,掌握一般电子线路分析和设计的基本方法和步骤;
2)培养一定的独立分析问题、解决问题的能力;
3)实践利用EDA软件绘制电子线路原理图、PCB图及仿真;
4)学会说明书的规范整理和书写。 2.设计内容和要求(包括原始数据、技术参数、条件、设计要求等): 设计任务与要求:
(1)设计一个具有时、分、秒显示的电子钟。应具有校时功能;
(2)用小规模集成电路组成电子钟;
(3)设计显示装置。
(b) 数字电子钟的逻辑框图:
它由石英晶体振荡器、分频器、计数器、译码器、显示器和校时电路组成,
石英晶体振荡器产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器计
数,计数结果通过“时”、“分”、“秒”译码器显示时间。
3.设计工作任务及工作量的要求 1)分析设计任务,查阅相关资料;
2)确定系统方案,设计各模块电路,计算参数,分析其特性,使其满足题目要求;
3)利用PROTEL或其他软件绘制所设计系统的原理图及PCB图;
4)按格式要求撰写课程设计说明书。 4.设计成果形式及要求: 1)课程设计说明书一份;
2)电子文档一份。
目录
1引言 ………………………………………………………2
2总体概要设计.……………………………………………3
3各单元模块设计和分析.…………………………………3
4 数字电子钟整体电路图………………………………… 9
5 Protel生成的PCB图.…………………………………12
6心得与体会………………………………………………13
7参考文献和辅助工具……………………………………13
8数字钟设计附图…………………………………………14
1.引言
数字钟已成为人们日常生活中必不可少的必需品,广泛用于个人家庭以及办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。由于数字集成电路技术的发展和采用了先进的石英技术,使数字钟具有走时准确、性能稳定、携带方便等优点,它还用于计时、自动报时及自动控制等各个领域。尽管目前市场上已有现成的数字钟集成电路芯片出售,价格便宜、使用也方便,但鉴于数字钟电路的基本组成包含了数字电路的主要组成部分,因此进行数字钟的设计是必要的。在这里我们将已学过的比较零散的数字电路的知识有机的、系统的联系起来用于实际,来培养我们的综合分析和设计电路的能力。 本次设计以数字电子为主,实现对时、分、秒数字显示的计时装置,周期为24小时,显示满刻度为23时59分59秒,并具有校时功能的数字电子钟。电路主要采用中规模CMOS集成电路.本系统的设计电路由脉冲逻辑电路模块、时钟脉冲模块、时钟译码显示电路模块、校时模块等几部分组成。采用电池作电源,采用低功耗的CMOS芯片及液晶显示器,发生器使用晶体振荡、计数振荡器CD4060及双JK触发器CD4027,将标准秒信号送入“秒计数器”;计数器采用“可予制四位二进制异步清除”计数器来实现,分别组成两个六十进制(秒、分)、一个二十四进制(时)的计数器;校时电路是由与非门构成的双稳态触发器,用来对“时”、“分”、“秒”显示数字进行调整的;译码显示电路选用BCD-7段锁存译码/驱动器CC4511构成,再经过六位LED七段显示器显示出来。
2. 总体概要设计:
数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。图1所示为数字钟的一般构成框图。
图1 数字钟的组成框图
2.1晶体振荡器电路
晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的脉冲,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。
2.2分频器电路
分频器电路将32768Hz的高频方波信号经74LS4060和74LS250的二分频的分频后得到1Hz的方波信号,可以供秒计数器进行计数。分频器实际上也就是计数器。
2.3时间计数器电路
时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,时个位和时十位计数器可以设计为12进制计数器或者24进制计数器,我们这里根据自己的意愿设计成24进制计数器 。
2.4译码驱动电路
译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。
2.5 数码管
数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计
文档评论(0)