周军99基于FPGA的频率计设计答辩要点.ppt

答 辩 人:周 军 学 号专 业:计算机通信 指导教师:白海峰 基于FPGA的频率计设计 2014届本科毕业设计答辩—— 2014年6月 课题目的及意义 主要工作和基本内容 成果和结论 频率计演示 课题目的及意义 目的: 基于FPGA芯片,设计一款频率计。该频率计的测频范围为:10.0Hz~99.9MHz ,测量精度0.01% ,输入信号电平类型:LVTTL。 意义: 根据现有的等精度测频法和FPGA芯片进行了频率计设计的探索和尝试。学习和巩固了FPGA设计和VHDL的相关知识。 主要工作和基本内容 第1周 第2周 第3~8周 第10~13周 第14周 第15周 第16周 1、 学习相关资料,勾勒设计思路 2、 完成需求分析和总体设计方案 3、 完成硬件设计 4、 绘制电路原理图和PCB图,加工电路板 5、 完成软件设计 6、 频率计综合调试 7、 撰写毕业设计论文 一、主要工作: 主要工作和基本内容 二、基本内容: 1、总体方案设计 1-1 测频方案选择 常用测频方案 直接测频法:Fx=N/Tx 在规定时间内对被测信号的输入脉冲进行计数,频率值=计数值/时间。 等精度测频法: Fx=Fs×Nx/Ns 在一定时间内同时对标准信号和被测信号的输入脉冲进行计数,频率值=标准信号频率x被测计数值/标准计数值 主要工作和

文档评论(0)

1亿VIP精品文档

相关文档