- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第二章 门电路 数字电路基础
“0” (0V) UGS UT 0 导通 +UDD S D A F D S G T2 T1 PMOS NMOS UGS UT 0 截止 “1” (+UDD) 2) 工作原理 ? UA=0V “0” (0V) UGS UT 0 截止 +UDD S D A D S G T2 T1 PMOS NMOS UGS UT 0 导通 “1” (+UDD) F ? UA= UDD 0V UDD 真 值 表: A F T1 T2 F +UDD S D A D S G T2 T1 1 导通 截止 0 0 截止 导通 1 1 A F 逻辑式:F= UDD 0V 优点: 静态功耗小 速度较快 3. CMOS与非门 A B F F = +UDD A F T2 T1 B T3 T4 S S S S G G 工作原理: 结构: 0 0 ?? ?? 1 0 1 ??? ? 1 1 0 ? ??? 1 1 1 ? ?? ? 0 A B T1 T2 T3 T4 F 4. CMOS或非门 A B T1 T2 T3 T4 F ? A B F F = +UDD F A T2 T1 B T3 T4 G G S S S 工作原理: 结构: 0 0 ? ?× × 1 0 1 ?× × ? 0 1 0 × ? ? × 0 1 1 × × ? ? 0 本章小结: 一、门电路—构成数字电路的基本单元。 二、要求掌握常用门电路的逻辑符号和逻辑功能, 会使用它们。 基本门:与、或、非门; TTL :与非门、OC门、TS门、与或非门。 CMOS门:非、与非、或非门。 常用门: ( OC门、TS门 ) 附: 门电路的常见逻辑符号 与门 或门 非门 F=A?B F=A+B A B F A B F A B F A B F ? A B F A B F ? A 1 F A F A F A F 三、集成门电路 — 本章重点 主要介绍了 CMOS 和 TTL 集成门电路,重点应放在它们的输出与输入之间的逻辑特性和外部电气特性上。 1. 逻辑特性(逻辑功能): 普通功能 — 与门、或门、非门、与非门、或非门、与或非 门和异或门。 特殊功能 — 三态门、OC门、OD门和传输门。 2. 电气特性: 静态特性 — 主要是输入特性、输出特性和传输特性。 动态特性 — 主要是传输延迟时间的概念。 四、集成门电路使用中应注意的几个问题 TTL CMOS 分类 工作电源 VCC = 5 V VDD = 3 ? 18 V 输出电平 UOL= 0.3 V UOH = 3.6 V UOL ? 0 V UOH ? VDD UTH = 0.5 VDD UTH = 1.4 V 阈值电压 输入端串 接电阻Ri 当 Ri Ron(2.5 k? ) 输入由 0 → 1 在一定范围内,Ri的改 变不会影响输入电平 输入端 悬空 即 Ri = ? 输入为 “1” 不允许 多余输入 端的处理 1. 与门、与非门接电源;或门、或非门接地。 2. 与其它输入端并联。 [练习] 写出图中所示各个门电路输出端的逻辑表达式。 TTL CMOS A 100? 100k? = 1 A 100? 100k? = 1 = 1 ≥1 A 100? 100k? ≥1 A 100? 100k? = 0 [练习] 写出图中所示各个门电路输出端的逻辑表达式。 TTL CMOS =1 A 100? 100k? =1 A 100? 100k? A 悬空 A 悬空 不允许 作业: P135 2.2 2.4 a c g j l 2.5 a c d f 2.6 f g 2.13 b d * 二、 输出三态门 –TSL门(Three - State Logic) (1) 使能端低电平有效 1. 电路组成 +VCC +5V R1 A T1 T2 T3 T4 D R2 R3 R4 Y B 1 D3 使能端 (2) 使能端高电平有效 1 EN Y A B EN Y A B EN EN 以使能端低电平有效为例:
文档评论(0)