第四章 组合逻辑电路 二、逻辑功能的描述 4.2.2 组合逻辑电路的设计方法 组合逻辑电路的设计步骤: 一、逻辑抽象 分析因果关系,确定输入/输出变量 定义逻辑状态的含意(赋值) 列出真值表 二、写出函数式 三、选定器件类型 SSI或MSI或PLD 四、根据所选器件:对逻辑式化简(用门) 对逻辑式变换(用MSI) 或进行相应的描述(PLD) 五、画出逻辑电路图,或下载到PLD 六、工艺设计 组合逻辑电路的设计举例: [例4.2.2]设计一个监视交通信号灯工作状态的逻辑电路。 每一组信号灯均由红、黄、绿三盏灯组成,如图4.2.3所 示。正常工作情况下,任何时刻必有一盏灯点亮,而且只允 许有一盏灯点亮。而当出现其他五种点亮状态时,电路发生 故障,这时要求发出故障信号,以提醒维护人员前去修理。 设计举例: 1. 抽象 输入变量: 红(R)、黄(A)、绿(G) 1 -- 亮 0 -- 灭 输出变量: 故障信号(Z) 1--有 0--无 2. 写出逻辑表达式 设计举例: 3. 选用小规模SSI器件 4. 化简 5. 画出逻辑图 由于人们在实践中遇到的逻辑问题层出不穷,为解决这些问题而出现的逻辑电路也不胜枚举。然而我们发现,其中有些逻辑电路经常出现在各种数字系统中,包括…。为了使用方便,已经将这些逻辑电路制成了中、小规模集成的标准化集成电路产品。在设计大规模集成电路时,也经常调用这些模块电路已有的、经过使用验证的设计结果,作为所设计电路的组成部分。 4.3.1 编码器 编码:将输入的每个高/低电平信号变成一个对应的二进制代码。 普通编码器 优先编码器 一、普通编码器 功能:根据信号状态产生二进制编码。 特点:任何时刻只允许输入一个编码信号。 例:3位二进制普通编码器 一、普通编码器 利用无关项化简,得: 二、优先编码器 特点:允许同时输入两个以上的编码信号,但只对其中优先权最高的一个进行编码。 例:8线-3线优先编码器 (设I7优先权最高…I0优先权最低) 二、优先编码器 8线-3线优先编码器 实例:集成8线-3线优先编码器74HC148 S‘ 附加输出信号 控制端扩展功能举例: 例: 用两片8线-3线优先编码器 构成16线-4线优先编码器 其中, 的优先权最高· · · 三、二-十进制优先编码器 将 十个输入信号编成0110 ~ 1111(反码形式) 的优先权最高, 最低 注意:将 编成0110 ~ 1110,I0’隐含在里面。 输入的低电平信号变成一个对应的十进制的编码 二-十进制优先编码器74LS147 4.3.2 译码器 代码→状态 译码:将每个输入的二进制代码译成对应的输出高、低电平信号。 常用的有:二进制译码器,二-十进制译码器,显示译码器等。 真值表 逻辑表达式: 集成译码器实例:74HC138 74HC138的功能表: 用74HC138(3线—8线译码器) 4线—16线译码器 二、二—十进制译码器 将输入BCD码的10个代码译成10个高、低电平的输出信号 BCD码以外的伪码,输出均无低电平信号产生。 例:74HC42 三、用译码器(MSI)设计组合逻辑电路 1. 基本原理 3位二进制译码器给出3变量的全部最小项; 。。。 n位二进制译码器给出n变量的全部最小项; 任意函数 将n位二进制译码器输出的最小项组合起来,可获得任何形式的输入变量不大于n的组合函数。 例:利用74HC138设计一个多输出的组合逻辑电路,输出逻辑函数式为: 四、显示译码器 1. 七段字符显示器 包括:半导体数码管 LED 和液晶显示器 LCD 真值表 卡诺图 BCD-七段显示译码器7448的逻辑图 7448的附加控制信号:(1) 灯测试输入 7448的附加控制信号:(2) 灭零输入 7448的附加控制信号:(3) 灭灯输入/灭零输出 输入信号,称灭灯输入控制端: 无论输入状态是什么,数码管各段同时熄灭。 输出信号,称灭零输出端: 只有当输入 ,且灭零输入信号 时, 才给出低电平, 因此 表示译码器将本来应该显示的零熄灭了。 例:利用 和 的配合,实现多位显示系统的灭零控制。 整数部分:最高位是0,而且灭掉以后,输出 作为次高位的 输入信号。 小数部分:最低位是0,而且灭掉以后,输出 作为次低位的 输入信号。 “双四选一”,74HC153 分析其中的一个“四选一” 例:用两个“四选一”接成“八选一” “四选一”只有2位地址输入,从四个输入中选中一个 “八选一”的八个数据需要3位地址代码指定其中任何一个 二、用数据选择器(MSI)设计组合电路 1. 基本原理 具有n位地址输入的数据选择器,可产生任何形式的输入变量不大于n+1的组
原创力文档

文档评论(0)