计算机接口第四章和第五章习题答案.docVIP

计算机接口第四章和第五章习题答案.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机接口第四章和第五章习题答案

答案:第五章 主存储器 一、填空题 1 ROM、RAM 6个 3 8、4 二、单选题 1. A 2. D 3. B 4. C 5. C 6. B 7、 B 三、分析简答题 在对存储器芯片进行片选时,全译码方式、部分译码方式各有何特点?答:全译码方式:存储器芯片中的每一个存储单元对应一个唯一的地址。译码需要的器件多; 部分译码方式:存储器芯片中的一个存储单元有多个地址。译码简单; 1 2 存储器类型为RAM 总容量为 4K×8 地址范围: 0# 2000H-27FFH 1# 2800H-2FFFH 答:(9分) 存储器类型:RAM 该系统的存储器容量为:6K×8位(或:6K字节) 1#芯片的地址范围:1000H ~ 17FFH 2#芯片的地址范围:0800H ~ 0FFFH 3#芯片的地址范围:0000H ~ 07FFH 第四章 8086/8088CPU的引脚功能、系统组成及时序 一、填空题 16、20、分时复用 锁存地址 高电平 FFFF0H 逻辑地址、物理地址 物理地址 段基址、偏移地址、12345H 段寄存器、20 0000H:0400H;0020H:0200H 1M 高8位、低8位 二、单选题 1. B 2. B 3. B 4. A 5. B 6. C 7. D 8. B 9. A 10. C 11. D 12. A 13. B 14. B 15. C 三、分析简答题 1、8086对存储器的管理为什么采用分段的办法?最大段和最小段的存储空间分别是多大?20位的物理地址是如何形成的? 答:8086CPU是一个16位的结构,内部寄存器及数据总线均为16位,16位地址只能寻址64KB空间。无法送出外部所需的20位物理地址。因此采用分段管理办法,来形成超过16位的存储器物理地址,扩大对存储器的寻址范围 1MB,20位地址 。 最大段:64KB 最小段:16B 当CPU访问内存时,段寄存器的内容 段基址 自动左移4位 二进制 ,与段内16位地址偏移量相加,形成20位的物理地址。8086/8088为什么采用地址/数据引线复用技术? 答:考虑到芯片成本,8086/8088采用40条引线的封装结构。40条引线引出8086/8088的所有信号是不够用的,采用地址/数据线复用引线方法可以解决这一矛盾,从逻辑角度,地址与数据信号不会同时出现,二者可以分时复用同一组引线。 编写程序开关K按下数码管显示“0”, 抬起数码管显示“1”。 X1: MOV DX, 0F1H IN AL, DX TEST AL, 1 MOV AL, ‘0’代码 JZ X2 MOV AL, ‘1’代码 X2: MOV DX, 0F0H OUT DX, AL JMP X1 D7~0 OE WE CS0 A10~0 D7~0 OE WE CS1 A10~0 RD D7~0 WR A10~0 Y4 Y5 8088 CPU 0# 1# D0

文档评论(0)

didala + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档