第五章 CPU的结构.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五章 CPU的结构

第五章 CPU的结构 5.1 CPU的组成 5.2 多级时序与时序系统 5.3 小结 5.1 CPU的组成 5.1.1 CPU的功能 5.1.2 CPU的组成 5.1.3 CPU内部数据通路组成 5.1.1 CPU的功能 CPU的功能主要体现在两个方面: 控制器的作用是决定全机在什么时间,根据什么条件,发出那些微指令,做什么事。 运算器的作用是在控制器的指挥下完成所选定的处理功能。 控制程序中的指令按流程顺序执行是CPU功能的最终表现形式。 指令执行流程 5.1.2 CPU的组成 CPU内部一般包括以下几个部分 运算器 寄存器组 控制器 中断系统 时序部件 运算器 实现指令系统所提供的算术/逻辑运算 寄存器组 用于保存数据、临时计算结果、指令、控制信息和状态信息。 控制器 从用户角度看,计算机的工作表现为执行指令序列。从内部物理层看,指令的读取和执行表现为信息的传送,相应地形成两大信息:控制流与数据流。因此,CPU中控制器的任务是根据控制流产生微操作命令序列,控制指令功能所要求的数据传送,在数据传送至运算部件时完成运算处理。 中断系统 中断的作用是为了响应和处理外部设备请求或异常事件,在处理器内部设置中断系统用于处理与中断相关的中断判优、中断转换、中断屏蔽等相关功能,现在某些机型里,将有关的硬件部分的由处理器转移到外部芯片,有关内容见第七章。 时序部件 根据计算机的工作流程不同时间发出不同的微操作命令,完成不同的工作内容,如何区分不同微操作信号发出的先后,依据就是时间。可知计算机的工作是需要分步执行地,许多操作需要严格的定时控制,例如在规定的时刻将已经稳定的运算结果打入某个寄存器。 时序部件就是用于产生周期节拍、脉冲等时序信号的部件,该部件也称为时序发生器。它包含一个脉冲源和一组计数分频逻辑。脉冲源又称主振荡器,它提供CPU的时钟基准。主振的输出经过一系列计数分频,产生所需的时钟周期或持续时间更长的工作周期信号。主振产生的时钟脉冲与周期节拍信号、控制条件、机器状态相综合,可以产生所需的各种工作脉冲。 5.1.3 CPU内部数据通路组成 在确定一台计算机的总体结构的时候,主要考虑这样几个方面问题: 设置那些部件; 各部件间如何传递信息(即数据通路); 主机与外围设备之间如何实现信息传送; 如何形成微操作命令序列; 前三个问题与机器指令系统设计有密切的关系;后一个问题涉及到设计策略,即选择硬连线控制器方式或微程序控制方式。但可以认为,数据通路结构是总体结构设计的核心。 5.1.3 CPU内部数据通路组成 CPU内部总线 CPU的典型数据通路结构 实例:8085的部件设置和数据通路结构 CPU内部总线 中央处理器内部的各个功能部件之间若是孤立隔离的,则不能实现信息传送,处理器的功能均不能正常实现,各部件之间如何连接起来实现信息传送呢?相应的数据传送结构称为数据通路结构。 在CPU内部结构比较简单的情况下,只设置一组数据传送总线,用于连接CPU内的寄存器与算术/逻辑运算部件,有的称为ALU总线。在较复杂的CPU内,为了提高工作速度,可能设置几组总线,有的CPU中包含控制用存储器与内存管理所需的地址变换部件,除了数据总线之外,还设有专门传送地址信息的地址总线。 内部总线的信息传送,由控制器发出微操作命令进行控制管理。CPU内的时序系统部件,发出统一的时序信号(如周期、节拍、脉冲),对内部总线进行同步控制。在CPU设计制造出来之后,内部数据通路结构也就不再变化,所以不必考虑部件的扩展问题。 CPU的典型数据通路结构 (1)不采用CPU总线结构 (2)单组内总线、分立寄存器结构 (3)单组内总线、集成寄存器结构 (4)多组内总线结构 (1)不采用CPU总线结构 在某些功能较弱、结构简单的处理器内部数据通路并未采用总线结构,在确定各功能部件的组成后,根据各指令的功能,分析出所有指令的执行过程的数据传送需求,在所有可能产生数据传送的部件之间建立通路。通路的通与断由控制器通过控制通路中三态门或集成电路开路(OC)器件来控制。此种方法的通路复杂,控制信号繁多,不便于控制器的设计,而且不便于系列机的构造,此种方法以不存在。 (2)单组内总线、分立寄存器结构 (3)单组内总线、集成寄存器结构 (4)多组内总线结构 采用单总线结构的微处理器的优点是结构简单、控制容易,但每个操作步骤(每拍)只能完成一个基本的数据传送步骤,即由一

文档评论(0)

zilaiye + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档