- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
通信与信息工程学院课件 @by keane 通信与信息工程学院课件 @by keane 第一章 概述 Contents EDA技术及其发展 1 EDA技术实现目标 2 硬件描述语言VHDL 3 VHDL综合 4 * 通信与信息工程学院课件 @by keane 课程目标 什么是EDA技术? 通信与信息工程学院课件 @by keane * EDA技术及其发展 EDA的概念:以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方式,以计算机为设计工具,在EDA软件平台上完成设计文件的逻辑编译、逻辑化简、逻辑分割、逻辑综合及优化、逻辑布局布线、逻辑仿真,直至对特定目标芯片的适配编译、逻辑映射和编程下载等工作。 * 通信与信息工程学院课件 @by keane ??CAD——计算机辅助设计; ??ECAD——计算机辅助电子设计 LAYOUT——IC 版图 通信与信息工程学院课件 @by keane * 通信与信息工程学院课件 @by keane * 2000年:Intel Pentium?4硅栅CMOS工艺,0.18μm线宽,1层多晶,6层金属,42M个晶体管,1.3-1.8GHz 时钟。芯片面积224平方mm。 微电子技术的发展—体现在半导体工艺技术的发展(线宽可达60nm); 电子设计技术的发展—体现在EDA技术的发展; EDA技术是微电子技术与电子设计技术相结合,同时打破了软件和硬件的壁垒。 通信与信息工程学院课件 @by keane * 同步于大规模集成电路设计技术、计算机辅助工程、可编程逻辑器件、电子设计技术和工艺发展,可将EDA发展分为以下三个阶段。 通信与信息工程学院课件 @by keane * System on a chip (SOC) 从CAD到EDA的突破主要体现在以下两个方面: 采用硬件描述语言作为设计输入 采用HDL语言能够实现从抽象的行为与功能描述到具体的内部线路结构描述 库(library)的引入 EDA工具之所以能够完成各种自动设计过程,关键是有各类库的支持,而库都是EDA设计公司与半导体生产厂商紧密合作,共同开发的。 通信与信息工程学院课件 @by keane * EDA技术在进入21世纪后,得到了更大的发展: 电子设计成果自主知识产权 仿真和设计,EDA软件不断推出 电子技术全方位纳入EDA领域传统设计建模理念发生重大变化 在FPGA上实现DSP成为可能,有力地推动了软件无线电的发展; EDA使得电子领域各学科的界限更加模糊,更加互为包容 更大规模的FPGA和CPLD器件的不断推出 EDA工具,ASIC设计,涵盖大规模电子系统及复杂IP核模块 软硬件IP核在电子行业广泛应用,IP-Intellectual Property SoC高效低成本设计技术的成熟 嵌入式软核的成熟,使得SOPC步入大规模应用阶段; 硬件描述语言出现(如System C), 设计和验证趋于简单 通信与信息工程学院课件 @by keane * EDA技术实现目标 目标:是完成专用集成电路ASIC的设计和实现。 通信与信息工程学院课件 @by keane * 1) 超大规模可编程逻辑器件 FPGA(Field Programmable Gate Array) CPLD(Complex Programmable Logic Device) FPGA和CPLD是实现这一途径的主流器件,特点是直接面向用户,具有极大的灵活性和通用性 2)半定制或全定制ASIC 掩模ASIC:门阵列ASIC、标准单元ASIC、全定制芯片。 3)混合ASIC CPU、RAM、ROM、硬件加法器、乘法器、锁相环。Virtex-4和Stratix-Ⅱ 通信与信息工程学院课件 @by keane * 通信与信息工程学院课件 @by keane * SOC:SYSTEM ON A CHIP SOPC:SYSTEM ON A PROGAMMABLE CHIP 单从批量上看,在2 万片数量的高度复杂设计上,半导体业分析师与供应商一致认为,FPGA 应该是最可行的结构,而结构化ASIC 则是10 万至3 00万片范围内的最佳选择。超出这个数量,传统ASIC 成为当仁不让的选择。 通信与信息工程学院课件 @by keane * 选择 ASIC or FPGA? 专家预计一片 90nm ASIC的开发总费用从3000 万美元增至5000 万美元。 一片90nm的ASIC掩膜费用超过50万美元。 一片65nm的ASIC掩膜费用超过150万美元。 硬件描述语言VHDL VHDL - VHSIC(Very High Speed Integrated Circuit) Hardware Description Lang
您可能关注的文档
最近下载
- 【交通运输类】浙江省汽车维修行业工时定额和收费标准浙江省交通厅浙江省物价局精编.pdf VIP
- TD-JZ2006-6001西南设计院预埋件图集.pdf
- 01J925 1 压型板屋面.PDF VIP
- 视听语言 镜头运动.pptx VIP
- 广州市白云区广大附中实验中学2022-2023学年上学期期中调研八年级物理问卷.docx VIP
- JB∕T 5317-2016 环链电动葫芦.pdf VIP
- 广东省广州市白云区广大附中实验中学2022-2023学年八年级上学期期末线上考试语文试卷.doc VIP
- 风电机组专项隐患排查治理记录表.doc VIP
- 风电机组专项隐患排查治理记录表自查.pdf VIP
- 工厂生产管理制度(3篇).docx VIP
文档评论(0)